דרושים » הנדסה » Senior CPU Design Verification Engineer, Google Cloud

22/11/2024
משרה זו סומנה ע"י המעסיק כלא אקטואלית יותר
מיקום המשרה: חיפה ותל אביב יפו
סוג משרה: משרה מלאה
משרות דומות שיכולות לעניין אותך
דיווח על תוכן לא הולם או מפלה
מה השם שלך?
תיאור
שליחה
תודה על שיתוף הפעולה
מודים לך שלקחת חלק בשיפור התוכן שלנו :)
4 ימים
Google Israel
Location: Tel Aviv-Yafo and Haifa
Job Type: Full Time
Be part of a diverse team that pushes boundaries, developing custom silicon solutions that power the future of Google's direct-to-consumer products. You'll contribute to the innovation behind products loved by millions worldwide. Your expertise will shape the next generation of hardware experiences, delivering unparalleled performance, efficiency, and integration.
As a CPU Design Verification Engineer, you will work as part of a Research and Development team building verification components, constrained-random testing, system testing, and verification closure. As part of our server chip design team, you will verify complex digital designs. You will collaborate with design and verification engineers in active projects and perform verification. You will be responsible for the full lifecycle of verification which can range from verification planning, test execution or collecting and closing coverage.

Behind everything our users see online is the architecture built by the Technical Infrastructure team to keep it running. From developing and maintaining our data centers to building the next generation of Google platforms, we make Google's product portfolio possible. We're proud to be our engineers' engineers and love voiding warranties by taking things apart so we can rebuild them. We keep our networks up and running, ensuring our users have the best and fastest experience possible.

Responsibilities
Plan the verification of digital design blocks by fully understanding the design specification and interacting with design engineers to identify important verification scenarios.
Create and enhance constrained-random verification environments using SystemVerilog or formally verify designs with SystemVerilog Assertions (SVA) and industry leading formal tools.
Identify and write all types of coverage measures for stimulus and corner-cases.
Debug tests with design engineers to deliver functionally correct design blocks.
Apply close coverage measures to identify verification holes and to show progress towards tape-out.
Requirements:
Minimum qualifications:
Bachelor's degree in Electrical Engineering, Computer Engineering, Computer Science, or a related field, or equivalent practical experience.
Experience creating and using verification components and environments in standard verification methodology.
Experience verifying digital logic at Register Transfer Level (RTL) level using SystemVerilog or Specman/E for Field Programmable Gate Arrays or ASICs.

Preferred qualifications:
Masters degree in Electrical Engineering or Computer Science.
Experience with Universal Verification Methodology (UVM), SystemVerilog, or other scripting languages (e.g. Python, Perl, Shell, Bash, etc.).
Experience with CPU implementation, assembly language or compute SOCs.
.המשרה מיועדת לנשים ולגברים כאחד
 
Show more...
הגשת מועמדות
עדכון קורות החיים לפני שליחה
87429
שירות זה פתוח ללקוחות VIP בלבד
דיווח על תוכן לא הולם או מפלה
מה השם שלך?
תיאור
שליחה
תודה על שיתוף הפעולה
מודים לך שלקחת חלק בשיפור התוכן שלנו :)
4 ימים
Google Israel
Location: Tel Aviv-Yafo and Haifa
Job Type: Full Time
Our computational challenges are so big, complex and unique we can't just purchase off-the-shelf hardware, we've got to make it ourselves. Your team designs and builds the hardware, software and networking technologies that power all of Google's services. As a Hardware Engineer, you design and build the systems that are the heart of the world's largest and most powerful computing infrastructure. You develop from the lowest levels of circuit design to large system design and see those systems all the way through to high volume manufacturing. Your work has the potential to shape the machinery that goes into our cutting-edge data centers affecting millions of Google users.

As a CPU Design Verification Engineer, you will work as part of a Research and Development team building verification components, constrained-random testing, system testing, and verification closure. As part of Google's Server Chip Design team, you will verify complex digital designs and also collaborate with design and verification engineers in active projects and perform verification. You will be responsible for the full lifecycle of verification which can range from verification planning, test execution or collecting and closing coverage. You will help keep Google's networks up and running, ensuring users have the best and fast experience.

Behind everything our users see online is the architecture built by the Technical Infrastructure team to keep it running. From developing and maintaining our data centers to building the next generation of Google platforms, we make Google's product portfolio possible. We're proud to be our engineers' engineers and love voiding warranties by taking things apart so we can rebuild them. We keep our networks up and running, ensuring our users have the best and fastest experience possible.

Responsibilities
Plan the verification of digital design blocks by understanding the design specification and interact with design engineers to identify important verification scenarios.
Create and enhance random verification environments using SystemVerilog and Universal Verification Methodology (UVM), or formally verify designs with System Verilog Assertions (SVA) and industry leading formal tools.
Identify and write all types of coverage measures for stimulus and corner-cases.
Debug tests with design engineers to deliver functionally correct design blocks.
Provide close coverage measures to identify verification holes and to show progress towards tape-out.
Requirements:
Minimum qualifications:
Bachelor's degree in Electrical Engineering or equivalent practical experience.
3 years of experience creating and using verification components and environments in standard verification methodology.
Experience verifying digital logic at Register-Transfer Level (RTL) level using SystemVerilog or Specman/E for Field Programmable Gate Arrays or Application-Specific Integrated Circuits (ASIC).
Experience verifying digital systems using standard IP components/interconnects (e.g., microprocessor cores etc.).

Preferred qualifications:
Masters degree in Electrical Engineering or Computer Science.
Experience with Anycast Redirector Maglev (ARM) Instruction Set architecture or processor microarchitecture.
Experience with Universal Verification Methodology (UVM), SystemVerilog, or other scripting languages (e.g. Python, Perl, Shell, Bash, etc.).
.המשרה מיועדת לנשים ולגברים כאחד
 
Show more...
הגשת מועמדות
עדכון קורות החיים לפני שליחה
87408
שירות זה פתוח ללקוחות VIP בלבד
דיווח על תוכן לא הולם או מפלה
מה השם שלך?
תיאור
שליחה
תודה על שיתוף הפעולה
מודים לך שלקחת חלק בשיפור התוכן שלנו :)
4 ימים
Google Israel
Location: Tel Aviv-Yafo and Haifa
Job Type: Full Time
Be part of a diverse team that pushes boundaries, developing custom silicon solutions that power the future of Google's direct-to-consumer products. You'll contribute to the innovation behind products loved by millions worldwide. Your expertise will shape the next generation of hardware experiences, delivering unparalleled performance, efficiency, and integration.
Behind everything our users see online is the architecture built by the Technical Infrastructure team to keep it running. From developing and maintaining our data centers to building the next generation of Google platforms, we make Google's product portfolio possible. We're proud to be our engineers' engineers and love voiding warranties by taking things apart so we can rebuild them. We keep our networks up and running, ensuring our users have the best and fastest experience possible.

Responsibilities
Demonstrate an understanding of the Register-Transfer Level (RTL)-to-Graphic Data Stream (GDS)II flow, with experience in using Cadence design tools.
Be involved in implementing large, complex system-on-chips (SoCs), subsystems, and sub-wrappers, demonstrate an understanding of associated issues and solutions.
Possess floorplanning, power grid design, and place-and-route methodologies, with expertise in using Synopsis tools like Floorplan Compiler (FC) and formality.
Exhibit an understanding of advanced node design (e.g., 5nm and below) and related optimization techniques.
Possess scripting skills in Synopsis TCL, with expertise in Python.
Requirements:
Minimum qualifications:
Bachelor's degree in Electrical Engineering, Computer Science, or a related field.
Experience in Electronic Design Automation (EDA) tools and RTL2GDS flows.
Experience in the semiconductor/EDA industry.

Preferred qualifications:
Masters degree in Computer Engineering/EE.
Experience related to silicon quality or reliability.
.המשרה מיועדת לנשים ולגברים כאחד
 
Show more...
הגשת מועמדות
עדכון קורות החיים לפני שליחה
87422
שירות זה פתוח ללקוחות VIP בלבד
דיווח על תוכן לא הולם או מפלה
מה השם שלך?
תיאור
שליחה
תודה על שיתוף הפעולה
מודים לך שלקחת חלק בשיפור התוכן שלנו :)
 

חברת השמה / כח אדם

4 ימים
קבוצת נישה
סוג משרה: משרה מלאה ועבודה היברידית
לחברה גלובלית העוסקת בפיתוח פתרונות אחסון לארגונים גדולים,דרוש/ה IVT (Integration Verification Testing) team leader.
ניהול צוות גלובאלי של 4 עובדים (3 בישראל ו-1 בארה"ב ובעתיד יגדל) תוך שמירה על HO באחוזים גבוהים.
התקנה, הגדרה, בדיקה ואיתור באגים במערכות ארחסון במהלך תהליך הייצור להבטחת האיכות של מוצרי החברה.
נכונות לגמישות בשעות עבודה (עבודה מול ארה"ב), ובסוף רבעון נכונות לזמינות בסופ"ש. 
החברה עובדת במודל היברידי של יום אחד מהמשרד.
דרישות:
3+ ש"נ בתפקידי ניהול וריפיקציה / אינטגרציה - חובה
היכרות עם רכיבי חומרה כמו שרתים, כרטיסי רשת, כונני אחסון - חובה
ניסיון עם במערכת הפעלה Linux - חובה
אנגלית ברמה גבוהה - חובה
ניסיון בכתיבת סקריפטים ב- Python / Bash - יתרון משמעותי המשרה מיועדת לנשים ולגברים כאחד.
 
עוד...
הגשת מועמדות
עדכון קורות החיים לפני שליחה
82875
שירות זה פתוח ללקוחות VIP בלבד
דיווח על תוכן לא הולם או מפלה
מה השם שלך?
תיאור
שליחה
תודה על שיתוף הפעולה
מודים לך שלקחת חלק בשיפור התוכן שלנו :)
 

חברת השמה / כח אדם

3 ימים
גב מערכות
מיקום המשרה: מספר מקומות
סוג משרה: משרה מלאה
תנאים נוספים:קרן השתלמות
מתן מענה בנושא IT למהנדסי פיתוח אלקטרוניקה בכלי CAD אלקטרוניים (תכן, עריכה, סימולציות, ועוד)
יישום תהליכי IT בכלי CAD אלקטרוניים, תמיכה במשתמשי קצה, שדרוגי מערכות, בחינת כלים נוספים.
דרישות:
הנדסאי.ת אלקטרוניקה ומחשבים- חובה.
בעל.ת ניסיון בפיתוח כרטיסים אלקטרוניים - חובה.
ידע בעולמות ה-IT:  מערכות הפעלה Windows, Linux, מכונות וירטואליות, בסיסי נתונים, התקנות ועוד- יתרון משמעותי.
פיתוח סקריפטים/ תוכנה -יתרון משמעותי. המשרה מיועדת לנשים ולגברים כאחד.
 
עוד...
הגשת מועמדות
עדכון קורות החיים לפני שליחה
65931
שירות זה פתוח ללקוחות VIP בלבד
דיווח על תוכן לא הולם או מפלה
מה השם שלך?
תיאור
שליחה
תודה על שיתוף הפעולה
מודים לך שלקחת חלק בשיפור התוכן שלנו :)
4 ימים
Infinity Labs R&D
מיקום המשרה: רמת גן וחיפה
סוג משרה: מספר סוגים
הצטרפו ל-2,000 הבוגרים שלנו שהיום מהווים את עמוד התווך בחברות הישראליות והבינלאומיות המובילות בתעשיית ההייטק הממוקמת בישראל!
ל-Infinity labs R D חברת מחקר ופיתוח, דרושים בוגרי תואר ראשון בהנדסה/מדעים להשתתפות במסלול קריירה בפיתוח תוכנה.
בסיום המסלול הבוגרים צפויים להשתלב בקרב אחד מ-300 לקוחות החברה, חברות הייטק, ביטחון וסטארטאפים בוגרים, ישראליות ובינלאומיות.
לא מדובר בעוד קורס, אלא במסלול שיוביל אתכם היישר אל עבר העתיד התעסוקתי שלכם.
ההכשרה כוללת למידה מבוססת פרויקטים בשילוב מחקר תיאורטי מעמיק, למידת Hands-On בסביבת עבודה המדמה סביבה של צוות פיתוח בתעשייה המלווה במנטורים מנוסים.
שיטת הלימוד הייחודית שלנו תאפשר לכם לגלות וורסטיליות לאורך כל הקריירה שלכם בפיתוח תוכנה, וזאת באמצעות שיטת לימוד ייחודית שפיתחנו בעשור האחרון המאפשרת חקר, הבנה ופיתוח של טכנולוגיות משתנות.
ההכשרה על חשבוננו למתאימים רק כאשר אתם מתקבלים בהצלחה למשרות פיתוח תוכנה, אנחנו מחזירים את ההשקעה בכם.
דרישות:
- המסלול מיועד לבעלי תואר ראשון בהנדסה/מדעים מדויקים או תואר בהצטיינות עם ציון פסיכומטרי 680+
- אנגלית ברמה גבוהה
- מיומנויות אוטודידקטיות
- אוריינטציה אנליטית
- אין צורך בניסיון קודם בתכנות
המשרה מיועדת לנשים ולגברים כאחד. המשרה מיועדת לנשים ולגברים כאחד.
 
עוד...
הגשת מועמדות
עדכון קורות החיים לפני שליחה
89341
שירות זה פתוח ללקוחות VIP בלבד