לימודים
עומדים לרשותכם
מיין לפי:
הכי חדש
הכי מתאים
הכי קרוב
לפי איזה ישוב תרצה שנמיין את התוצאות?

דיווח על תוכן לא הולם או מפלה
מה השם שלך?
תיאור
שליחה
תודה על שיתוף הפעולה
מודים לך שלקחת חלק בשיפור התוכן שלנו :)
לפני 19 שעות
Google Israel
Location: Haifa and Tel Aviv-Yafo
Job Type: Full Time and Entry Level Academic Jobs
Be part of a diverse team that pushes boundaries, developing custom silicon solutions that power the future of Google's direct-to-consumer products. You'll contribute to the innovation behind products loved by millions worldwide. Your expertise will shape the next generation of hardware experiences, delivering unparalleled performance, efficiency, and integration.
As a Junior Networking Design Verification Engineer, you will work as part of a Research and Development team building verification components, constrained-random testing, system testing, and verification closure. You will be responsible for the full lifecycle of verification which can range from verification planning, test execution, or collecting and closing coverage.

The ML, Systems & Cloud AI (MSCA) organization at Google designs, implements, and manages the hardware, software, machine learning, and systems infrastructure for all Google services (Search, YouTube, etc.) and Google Cloud. Our end users are Googlers, Cloud customers and the billions of people who use Google services around the world.

We prioritize security, efficiency, and reliability across everything we do - from developing our latest TPUs to running a global network, while driving towards shaping the future of hyperscale computing. Our global impact spans software and hardware, including Google Clouds Vertex AI, the leading AI platform for bringing Gemini models to enterprise customers.

Responsibilities
Plan the verification of digital design blocks by fully understanding the design specification and interacting with design engineers to identify important verification scenarios.
Create and enhance constrained-random verification environments using SystemVerilog or formally verify designs with SystemVerilog Assertions (SVA) and industry leading formal tools.
Identify and write all types of coverage measures for stimulus and corner-cases.
Debug tests with design engineers to deliver functionally correct design blocks.
Apply close coverage measures to identify verification holes and to show progress towards tape-out.
Requirements:
Minimum qualifications:
Bachelor's degree in Electrical Engineering, Computer Engineering, Computer Science, or a related field, or equivalent practical experience.
Experience creating and using verification components and environments in standard verification methodology.
Experience verifying digital logic at Register Transfer Level (RTL) level using SystemVerilog or Specman/E for Field Programmable Gate Arrays or ASICs.

Preferred qualifications:
Masters degree in Electrical Engineering or Computer Science.
Experience with Universal Verification Methodology (UVM), SystemVerilog, or other scripting languages (e.g., Python, Perl, Shell, Bash, etc.).
Experience with CPU implementation, assembly language, or compute SOCs.
.המשרה מיועדת לנשים ולגברים כאחד
 
Show more...
הגשת מועמדות
עדכון קורות החיים לפני שליחה
102113
שירות זה פתוח ללקוחות VIP בלבד
דיווח על תוכן לא הולם או מפלה
מה השם שלך?
תיאור
שליחה
תודה על שיתוף הפעולה
מודים לך שלקחת חלק בשיפור התוכן שלנו :)
לפני 19 שעות
הטכניון - מכון טכנולוגי לישראל
מיקום המשרה: חיפה
סוג משרה: משרה חלקית
דרוש /ה רכזת או רכז שיווק בפקולטה להנדסה כימית

תיאור התפקיד:
תכנון והובלת תוכנית השיווק הפקולטית בתיאום עם סגל הפקולטה והוצאתה אל הפועל.
אחריות לכתיבת תוכן, עדכון שוטף של הנכסים הדיגיטליים והפקולטיים (פייסבוק, אינסטגרם
אתר פקולטי בעברית ובאנגלית בעברית, לינקדין, טיק טוק והובלת קמפיינים(.
הכנת חומרים שיווקיים: סרטונים, עלונים ומצגות.
עזרה בניהול תוכן שיווקי עבור קמפיינים והשתתפות באירועים שיווקים, כנסים, ימים פתוחים וצילום בהם.
סיוע להנהלת הפקולטה בהתאם לצורך.
דרישות:
נוכחות בקמפוס 3 ימים בשבוע.
השכלה אקדמית.
ניסיון מוכח בתחומי המדיה השונים הכולל כתיבה שיווקית וניהול עמודי סושיאל,
עבודה מול משרדי פרסום, הפקת קמפיינים וניתוח של דוחות המדיה.
ניסיון בארגון והפקת אירועים.
היכרות וניסיון בעבודה בפלטפורמת WordPress, תוכנות לעריכה גרפית.
היכרות עם העולם האקדמי יתרון.
יצירתית, יוזמת ובעלת תודעת שירות גבוהה, יחסי אנוש ועבודת צוות, מעולים.
יכולת למידה ועבודה עצמאית, ויכולת התמודדות עם סביבה מרובת משימות.
שליטה מעולה באנגלית ועברית.
נכונות לעבוד בשעות לא שגרתיות.

הערות: המשרה בהיקף 50%.
* המשרה מיועדת לנשים ולגברים כאחד.
 
עוד...
הגשת מועמדות
עדכון קורות החיים לפני שליחה
103534
שירות זה פתוח ללקוחות VIP בלבד
דיווח על תוכן לא הולם או מפלה
מה השם שלך?
תיאור
שליחה
תודה על שיתוף הפעולה
מודים לך שלקחת חלק בשיפור התוכן שלנו :)
לפני 20 שעות
Google Israel
Location: Haifa and Tel Aviv-Yafo
Job Type: Full Time
Be part of a team that pushes boundaries, developing custom silicon solutions that power the future of Google's direct-to-consumer products. You'll contribute to the innovation behind products loved by millions worldwide. Your expertise will shape the next generation of hardware experiences, delivering unparalleled performance, efficiency, and integration.
Behind everything our users see online is the architecture built by the Technical Infrastructure team to keep it running. From developing and maintaining our data centers to building the next generation of Google platforms, we make Google's product portfolio possible. We're proud to be our engineers' engineers and love voiding warranties by taking things apart so we can rebuild them. We keep our networks up and running, ensuring our users have the best and fastest experience possible.

Responsibilities
Build C/C++ firmware running on embedded processors with limited memory footprints on the SoCs.
Develop tools to update and debug the firmware, enable emulation, chip bringup, and hardware debugging.
Play key roles in emulation, chip bring up, and SoC deployment, and contribute to all layers of the data center software stack to deploy SoCs to production.
Requirements:
Minimum qualifications:
Bachelor's degree in Computer Science, Computer Engineering, a relevant technical field, or equivalent practical experience.
7 years of experience coding in C/C++.
Experience with embedded systems/firmware design.
Experience working with networking (e.g. RDMA) or packet processing and system design principles.

Preferred qualifications:
Experience with hardware design (e.g., computer architecture or chip design).
Experience with SoC cycles.
Ability to work with device level hardware and software, especially in a lab environment.
.המשרה מיועדת לנשים ולגברים כאחד
 
Show more...
הגשת מועמדות
עדכון קורות החיים לפני שליחה
102152
שירות זה פתוח ללקוחות VIP בלבד
דיווח על תוכן לא הולם או מפלה
מה השם שלך?
תיאור
שליחה
תודה על שיתוף הפעולה
מודים לך שלקחת חלק בשיפור התוכן שלנו :)
לפני 20 שעות
Google Israel
Location: Haifa and Tel Aviv-Yafo
Job Type: Full Time and Entry Level Academic Jobs
Be part of a diverse team that pushes boundaries, developing custom silicon solutions that power the future of Google's direct-to-consumer products. You'll contribute to the innovation behind products loved by millions worldwide. Your expertise will shape the next generation of hardware experiences, delivering unparalleled performance, efficiency, and integration.
The ML, Systems & Cloud AI (MSCA) organization at Google designs, implements, and manages the hardware, software, machine learning, and systems infrastructure for all Google services (Search, YouTube, etc.) and Google Cloud. Our end users are Googlers, Cloud customers and the billions of people who use Google services around the world.

We prioritize security, efficiency, and reliability across everything we do - from developing our latest TPUs to running a global network, while driving towards shaping the future of hyperscale computing. Our global impact spans software and hardware, including Google Clouds Vertex AI, the leading AI platform for bringing Gemini models to enterprise customers.

Responsibilities
Contribute to CPU frontend designs, emphasizing on microarchitecture and RTL design for the next generation CPU.
Propose performance enhancing microarchitecture features with efficiency in mind. Work with architects and performance teams for trade-off studies. Communicate pros and cons of microarchitecture enhancements. Facilitate final decision making.
Deliver designs meeting Power, performance, and area (PPA) goals with production quality.
Become familiar with techniques for at least one processor functional block. Interpret the techniques into design constructs and languages in order to provide guidance to and participate in the performance modeling effort.
Requirements:
PhD degree Electrical Engineering or Computer Science, or equivalent practical experience.
Experience digital logic at Register Transfer Level (RTL) level using SystemVerilog or VHDL.

Preferred qualifications:
Experience in Design/microarchitecture.
.המשרה מיועדת לנשים ולגברים כאחד
 
Show more...
הגשת מועמדות
עדכון קורות החיים לפני שליחה
102114
שירות זה פתוח ללקוחות VIP בלבד
דיווח על תוכן לא הולם או מפלה
מה השם שלך?
תיאור
שליחה
תודה על שיתוף הפעולה
מודים לך שלקחת חלק בשיפור התוכן שלנו :)
לפני 20 שעות
מאפיית ביגה
מיקום המשרה: חיפה
סוג משרה: משרה מלאה
למפעל מזון בחיפה
המייצר לרשתות בתי הקפה והמזון הגדולות בארץ
דרושים מנהלי הבטחת איכות ומבקרי איכות ברמה גבוהה.
אוירה צעירה ודינמית ואפשרויות קידום.
המודעה רשומה בלשון זכר אך פונה לגברים ונשים כאחד.
דרישות:
-תואר רלוונטי בתחום - ייתרון
-ניסיון בענף המזון - חובה
-ידע בניהול האיכות של תקנים ISO, HACCP, GMP
-ידע בעבודה מול הרגולטור
- ניהול תהליכים.
- ניהול תויות ומפרטי מוצר
-עבודה מול ממשקים מרובים כגון ייצור / תפעול
-יחסי אנוש טובים
-יכולת ניהול עצמאית.
ימי עבודה - א'-ה'
תנאים מעולים למתאימים. המשרה מיועדת לנשים ולגברים כאחד.
 
עוד...
הגשת מועמדות
עדכון קורות החיים לפני שליחה
104582
שירות זה פתוח ללקוחות VIP בלבד
דיווח על תוכן לא הולם או מפלה
מה השם שלך?
תיאור
שליחה
תודה על שיתוף הפעולה
מודים לך שלקחת חלק בשיפור התוכן שלנו :)
לפני 20 שעות
Google Israel
Location: Haifa and Tel Aviv-Yafo
Job Type: Full Time
Be part of a diverse team that pushes boundaries, developing custom silicon solutions that power the future of Google's direct-to-consumer products. You'll contribute to the innovation behind products loved by millions worldwide. Your expertise will shape the next generation of hardware experiences, delivering unparalleled performance, efficiency, and integration.
As the DFT Senior Engineer, you will play a crucial role in DFT Architecture and DFT design, and support devices of extreme complexity to production. You will be responsible for providing technical leadership in DFT, developing flows, automation, and methodology, planning DFT activities, tracking the DFT quality matrix throughout the project lifecycle, and providing sign-off DFT to tapeout.

Behind everything our users see online is the architecture built by the Technical Infrastructure team to keep it running. From developing and maintaining our data centers to building the next generation of Google platforms, we make Google's product portfolio possible. We're proud to be our engineers' engineers and love voiding warranties by taking things apart so we can rebuild them. We keep our networks up and running, ensuring our users have the best and fastest experience possible.

Responsibilities
Lead and execute activities in the design, implementation, and verification of DFT solutions for large-scale ASICs.
Develop DFT strategy and architecture, including hierarchical DFT, Memory Built-In Self Test (MBIST), and Automatic Test Pattern Generation (ATPG).
Work with other Engineering teams (e.g., Design, Verification, Physical Design) to ensure that DFT requirements are met and mutual dependencies are managed.
Manage the DFT team's workload and deliverables, provide technical leadership and guidance to the team.
Lead DFT execution of a silicon project - planning, execution, tracking, quality, and signoff.
Requirements:
Minimum qualifications:
Bachelor's degree in Electrical Engineering, Computer Engineering, or a related field, or equivalent practical experience.
8 years of experience in Automatic Test Pattern Generation (ATPG) methods.
4 years of people management experience developing employees.
Experience with multiple projects in DFT design and verification, DFT specification, definition, architecture, and insertion.
Experience with DFT techniques and tools, ASIC DFT synthesis, simulation, and verification flow.
Experience in leading DFT activities throughout an ASIC development flow.

Preferred qualifications:
Master's degree in Electrical Engineering or a related field.
Experience in JTAG and iJTAG protocols and architectures.
Experience in post-silicon test or product engineering.
Experience in SoC cycles, silicon bring-up, and silicon debug activities.
Knowledge of fault modeling techniques.
.המשרה מיועדת לנשים ולגברים כאחד
 
Show more...
הגשת מועמדות
עדכון קורות החיים לפני שליחה
102144
שירות זה פתוח ללקוחות VIP בלבד
דיווח על תוכן לא הולם או מפלה
מה השם שלך?
תיאור
שליחה
תודה על שיתוף הפעולה
מודים לך שלקחת חלק בשיפור התוכן שלנו :)
לפני 20 שעות
הטכניון - מכון טכנולוגי לישראל
מיקום המשרה: חיפה
סוג משרה: משרה חלקית
דרוש /ה מנהלת או מנהל מעבדה בפקולטה לביולוגיה

מנהל/ת במעבדה העוסקת במחקר מתקדם בנושא: Cellular Biology & Biophysics of Molecular Motors
במעבדה משולבים תחומים של: ביולוגיה מולקולארית, ביוכימיה וביופיזיקה מולקולארית, ביולוגיה של התא, מיקרוסקופיה תאית, ושיטות השתקת גנים מגוונות.

תיאור:
עבודה בסוגי תאים, ביצוע מבחנים של פעילויות תאים כגון wound healing, migration.
פיתוח שיטות חדשות לבחינת פונקציה ופעילות מיטוכונדריה.
עבודה במיקרוסקופיה מתקדמת בשיטות כדוגמתFRET SRM, EM,.
ניסיון מוכח בעבודה בניקוי קומפלקסים וחלבונים בשיטות של כרומוטוגרפיה.
ניהול שוטף של כל ענייני הלוגיסטיקה של המעבדה.
הדרכת משתלמים לתארים גבוהים והשתתפות פעילה במחקרים המתבצעים במעבדה הכוללת תמיכה במערכי ניסוי ובסטודנטים.
אחריות על תשתיות המעבדה,הפעלת ותחזוקת הציוד, ונושאי הבטיחות במעבדה.
טיפול בהזמנות המעבדה וניהול אלקטרוני של המלאים.
דרישות:
תואר שלישי בתחום במדעי החיים או תחומים קרובים.
גישה כמותית למחקר במדעי החיים.
ניסיון עבודה רחב בתרביות תאים הומניים.
ניסיון בשיבוט ובביולוגיה מולקולרית.
ניסיון ב FACS /מיקרוסקופיה עדיפות.
שליטה מעולה בעברית ובאנגלית כולל יכולת טובה לניסוח וכתיבת מאמרים.
יכולת ארגון וניהול מעבדת מחקר והובלת פרויקטים מחקריים.
עצמאות ויכולת לפתח ניסויים חדשים במגוון תחומים.
יכולת גבוהה לעבודה בצוות וכישורים בינאישיים מעולים

הערות: המשרה בהיקף 50%.
* המשרה מיועדת לנשים ולגברים כאחד.
 
עוד...
הגשת מועמדות
עדכון קורות החיים לפני שליחה
101777
שירות זה פתוח ללקוחות VIP בלבד
דיווח על תוכן לא הולם או מפלה
מה השם שלך?
תיאור
שליחה
תודה על שיתוף הפעולה
מודים לך שלקחת חלק בשיפור התוכן שלנו :)
לפני 20 שעות
MICROSOFT ISRAEL
Location: More than one
Job Type: Full Time
The Microsoft Threat Intelligence Center Israel (MSTICRnD) is at the forefront of cybersecurity, dedicated to protecting Microsoft and its customers from sophisticated nation-state attacks. Our team is composed of highly skilled professionals who are passionate about security and cloud technologies. We thrive in a dynamic, fast-paced environment where innovation and collaboration are key. Our mission is to build cutting-edge solutions that counter adversary-based threats through the dissemination of threat intelligence, proactive hunting, incident response, and the development of new methods to detect, investigate, and respond to attacks.

As a Data Engineer at MSTICRnD, you will play a pivotal role in managing and executing big data solutions and pipelines for our security data-driven products. Your work will ensure a seamless flow of information throughout the company, balancing backend data structure with frontend accessibility for end-users. You will collaborate closely with engineers, product managers, and security analysts to understand data needs, ensure data availability, and represent key data insights visually in meaningful ways. Your responsibilities will also include ownership of data privacy, security, compliance, and quality.



Why Join Us?
Impact: Make a significant impact by contributing to the protection of Microsoft and its customers.
Growth: Grow and develop your skills in a fascinating domain.
Environment: Work in a live, fast-paced environment with opportunities to learn and influence.
If you are passionate about delivering next-gen security services and excited about working in a dynamic and innovative environment, we invite you to join us for a great ride!


Microsofts mission is to empower every person and every organization on the planet to achieve more. As employees we come together with a growth mindset, innovate to empower others, and collaborate to realize our shared goals. Each day we build on our values of respect, integrity, and accountability to create a culture of inclusion where everyone can thrive at work and beyond.

In alignment with our Microsoft values, we are committed to cultivating an inclusive work environment for all employees to positively impact our culture every day.
Responsibilities
ETL Pipelines: building and managing ETL (Extract, Transform, Load) pipelines.
Big Data Solutions: Design, implement, and manage big data pipelines to support security data-driven products.
Collaboration: Work with engineers, product managers, and security analysts to understand and address data needs.
Data Availability: Ensure the availability and accessibility of data across the organization.
Monitoring and Alerts: create monitoring and alert systems to ensure data integrity and system performance.
Data Visualization: Represent key data insights visually to provide meaningful information to end-users.
Data Privacy and Security: Maintain ownership of data privacy, security, compliance, and quality.
Requirements:
4+ years of experience as a Data Engineer or in a similar role.
B.Sc./M.Sc. in Computer Science or Computer Engineering (or equivalent training).
Proven experience as a DBA or Data Engineer.
Experience in building and managing ETL (Extract, Transform, Load) pipelines.
Expertise in database design, documentation, and coding; SQL (or similar) query optimizations; big data and data pipelines; familiarity with programming languages.
Ability to lead complex development efforts and make impactful contributions.
A strong passion for software development, security, and cloud technologies.
Desire to work with highly skilled and fun team members in a dynamic and growing product development environment.
.המשרה מיועדת לנשים ולגברים כאחד
 
Show more...
הגשת מועמדות
עדכון קורות החיים לפני שליחה
103614
שירות זה פתוח ללקוחות VIP בלבד
דיווח על תוכן לא הולם או מפלה
מה השם שלך?
תיאור
שליחה
תודה על שיתוף הפעולה
מודים לך שלקחת חלק בשיפור התוכן שלנו :)
לפני 21 שעות
Google Israel
Location: Haifa and Tel Aviv-Yafo
Job Type: Full Time
Google's custom-designed machines make up one of the largest and most powerful computing infrastructures in the world. The Hardware Testing Engineering team ensures that this cutting-edge equipment is reliable. In the R&D lab, you design test equipment for prototypes of our machinery and develop the protocols used to scale these tests for the entire global team. Working closely with design engineers, you give input on designs to improve our hardware until you're sure it meets Google's standards of quality and reliability.

As a Chip Infrastructure Engineer, you will plan and execute work in an innovative and fast-paced environment, with a focus on infrastructure that enables design and verification teams to produce the chips that power Google's computing needs. You'll be part of the chip infrastructure team responsible for compute, storage, common chip design components, and front-end tool flows.

In this role, you will work with architects, logic designers, and verification engineers to develop flows to build and verify SoC chip designs. Youll also work closely with software, physical design, silicon bring-up and validation teams to enable a successful software integration, implementation, silicon bringup and deliver quality silicon.The ML, Systems, & Cloud AI (MSCA) organization at Google designs, implements, and manages the hardware, software, machine learning, and systems infrastructure for all Google services (Search, YouTube, etc.) and Google Cloud. Our end users are Googlers, Cloud customers and the billions of people who use Google services around the world.

We prioritize security, efficiency, and reliability across everything we do - from developing our latest TPUs to running a global network, while driving towards shaping the future of hyperscale computing. Our global impact spans software and hardware, including Google Clouds Vertex AI, the leading AI platform for bringing Gemini models to enterprise customers.

Responsibilities
Write and test product or system development code.
Participate in, or lead design reviews with peers and stakeholders to decide amongs available technologies.
Review code developed by other developers and provide feedback to ensure best practices (e.g., style guidelines, checking code in, accuracy, testability, and efficiency).
Contribute to existing documentation or educational content and adapt content based on product/program updates and user feedback.
Triage product or system issues and debug/track/resolve by analyzing the sources of issues and the impact on hardware, network, or service operations and quality.
Requirements:
Bachelors degree in Electrical Engineering, Computer Science, or equivalent practical experience.
Experience with software development in one or more programming languages, and with data structures/algorithms.
Experience testing, maintaining, or launching software products, and with software design and architecture.
Experience with software version control systems (e.g., Git, Mercurial), and concepts of branches, commits, and merges.

Preferred qualifications:
Master's degree or PhD in Computer Science or related technical field.
Experience developing accessible technologies.
Experience in technical leadership.
Experience with ASIC design, debug, and verification flows.
.המשרה מיועדת לנשים ולגברים כאחד
 
Show more...
הגשת מועמדות
עדכון קורות החיים לפני שליחה
102075
שירות זה פתוח ללקוחות VIP בלבד
דיווח על תוכן לא הולם או מפלה
מה השם שלך?
תיאור
שליחה
תודה על שיתוף הפעולה
מודים לך שלקחת חלק בשיפור התוכן שלנו :)
לפני 21 שעות
הטכניון - מכון טכנולוגי לישראל
מיקום המשרה: חיפה
סוג משרה: משרה מלאה
מיקום: הטכניון מכון טכנולוגי לישראל, חיפה, ישראל
כפיפות: לסגן הנשיא לקשרי חוץ ופיתוח משאבים
תיאור התפקיד:
הטכניון מכון טכנולוגי לישראל מחפש מנהל/ת מנוסה ודינמי/ת לניהול גיוס ופיתוח משאבים ניהול תהליכי שימור קשר עם תורמים והתקשרויות נוספות. האחריות בתפקיד תכלול יישום אסטרטגיות לחיזוק הקשרים עם תורמים וקרנות, תוך הבטחת תחושת ערך ושייכות למשימת הטכניון ולהשפעתו. בנוסף, ארגון התקשורת עם תורמים, תוכניות הוקרה ופעילויות שימור, תוך שיתוף פעולה הדוק עם צוותי גיוס המשאבים, סגל והנהלת הטכניון וזאת להעצמת התמיכה הפילנתרופית.
תחומי אחריות עיקריים:
ניהול פעילויות:
*ניהול הפעילות השוטפת הקשורה בגיוס ופיתוח משאבים לרבות אירוח ביקורי תורמים בישראל, אירועי גיוס והוקרת תורמים, תקציב, גיוס צוות ותהליכים אדמיניסטרטיביים.
*הטמעת כלי עבודה מתקדמים לאיסוף, מעקב וניתוח נתונים לצורך פיתוח אסטרטגיית קשרי תורמים.
*עבודה עם כלל דרגי הניהול בטכניון לביצוע הפעילויות האדמיניסטרטיביות של היחידה.
*שימור קשר והתקשרויות עם תורמים:
יישום אסטרטגיית קשרי תורמים מקיפה לחיזוק הקשרים וליצירת מחויבות ארוכת טווח.
ניהול תהליכי תכנון השימוש בתרומות וכתיבת פרויקטים.
ניהול תוכניות הוקרת תורמים, תכנון אירועים, תקשורת וניתוח השפעתן.
מחקר ויישום של שיטות חדשניות לחיזוק שביעות רצון ושימור תורמים.
*שיתוף פעולה עם אגודות הטכניון:
עבודה עם אגודות גיוס המשאבים הבינלאומיות של הטכניון, קשרי בוגרים ובעלי עניין פנימיים אחרים להתאמת אסטרטגיות קשרי תורמים עם יעדי גיוס המשאבים.
*תוכניות מעורבות פנימיות:
פיתוח והובלת יוזמות המעודדות את סגל הטכניון, אקדמי ומנהלי והסטודנטים לפעול כ"שגרירים פעילים", לחיזוק הקשרים בין הטכניון לקהילתו הרחבה.
*ניהול צוות:
הובלת צוות של 10-20 סגל מנהלי וניהול משימותיהם השוטפות.
דרישות:
כישורים ומיומנויות:
ניסיון ניהולי בכיר של לפחות 10 שנים, מתוכן לפחות 5 שנים בניהול יחידה דומה במגזר הציבורי או הפרטי.
כישורי ניהול ויחסים בין-אישיים מצוינים, יכולת עבודה משותפת עם מגוון הדרגים הארגוניים, בטכניון ומחוצה לו.
תואר ראשון חובה; תואר מתקדם יתרון. עדיפות לתואר בתחומים מדעיים וטכנולוגיים.
ניסיון מוכח בגיבוש ושימור קשרי תורמים, גיוס משאבים או תחום קשור.
יכולות חשיבה אסטרטגית וניהול פרויקטים.
שליטה מצוינת באנגלית בכתב ובע"פ; יתרון לידיעת עברית, יתרון לשליטה בשפות נוספות.
ניסיון מוכח בבניית קשרים עם תורמים בכירים ושותפים מוסדיים.
הכרות תחום ההשכלה הגבוהה או גיוס משאבים ללא מטרות רווח יתרון משמעותי.
הערות: המשרה בהיקף 100%. העסקה במסגרת חוזה אישי.
* המשרה מיועדת לנשים ולגברים כאחד.
 
עוד...
הגשת מועמדות
עדכון קורות החיים לפני שליחה
103909
שירות זה פתוח ללקוחות VIP בלבד
דיווח על תוכן לא הולם או מפלה
מה השם שלך?
תיאור
שליחה
תודה על שיתוף הפעולה
מודים לך שלקחת חלק בשיפור התוכן שלנו :)
לפני 21 שעות
Google Israel
Location: Haifa and Tel Aviv-Yafo
Job Type: Full Time
Be part of a team that pushes boundaries, developing custom silicon solutions that power the future of Google's direct-to-consumer products. You will contribute to the innovation behind products loved by millions worldwide. Your expertise will shape the next generation of hardware experiences, delivering unparalleled performance, efficiency, and integration.

As a PCIe Silicon Validation Engineer, you will take ownership on characterization of SERializer/DESerializer (SERDES) analog IPs provided by external vendors. Your will assure that the IP is meeting Google standards. You will work with different multi-functional teams within Silicon organization, as well as external vendors.
Behind everything our users see online is the architecture built by the Technical Infrastructure team to keep it running. From developing and maintaining our data centers to building the next generation of Google platforms, we make Google's product portfolio possible. We're proud to be our engineers' engineers and love voiding warranties by taking things apart so we can rebuild them. We keep our networks up and running, ensuring our users have the best and fastest experience possible.

Responsibilities
Perform thorough Lab characterization/Validation of Serializer/Deserializer (SERDES) IPs, such as PCIeG6 PHYs.
Write Inhouse tools/scripts to characterize the IP.
Manage bench test, debug, and characterization of analog/mixed signal on-chip circuitry (PLLs, Clocks, Data Converters and various I/O Interfaces).
Manage the development of benchtop electrical tests exercising on-chip circuitry through a combination of Joint Test Action Group (JTAG), Universal Asynchronous Receiver/Transmitter (UART), Serial Peripheral Interface (SPI), and other analog interfaces.
Draft and execute scripts to automate tests, extract results, and generate reports using database and investigative tools.
Requirements:
Minimum qualifications:
Bachelor's degree in Electrical Engineering, Computer Engineering, Computer Science, or a related field, or equivalent practical experience.
5 years of experience working with Phase-Locked Loops, PCIe, SerDes IPs.
Experienced working with lab equipment such as Bidirectional Encoder Representations from Transformers (BERT), real-time scopes, Spectrum Analyzers, Vector Network Analyzers (VNA), or protocol analyzers.
Experience with lab automation software such as Python, and Matlab.
Experience with Serializer/Deserializer (SERDES) Debug.
Experience of board design and debugging.

Preferred qualifications:
Experience in PCIe compliance measurements using high-end equipment (e.g., Analyzer, Exerciser).
Experience in lab equipment for PCIe testing (physical or protocol level).
Knowledge of Tx/Rx equalization techniques and adaptation.
.המשרה מיועדת לנשים ולגברים כאחד
 
Show more...
הגשת מועמדות
עדכון קורות החיים לפני שליחה
102078
שירות זה פתוח ללקוחות VIP בלבד
דיווח על תוכן לא הולם או מפלה
מה השם שלך?
תיאור
שליחה
תודה על שיתוף הפעולה
מודים לך שלקחת חלק בשיפור התוכן שלנו :)
לפני 21 שעות
Google Israel
Location: Haifa
Job Type: Full Time
Our goal is to build a Google that looks like the world around us and we want Googlers to stay and grow when they join us. As part of our efforts to build a Google for everyone, we build diversity, equity, and inclusion into our work and we aim to cultivate a sense of belonging throughout the company.

As a Technical Program Manager for Silicon Development, you will use your technical and management experience to lead the development and execution of complex, multidisciplinary SoC projects. You will plan programs and manage their execution from early concepts through development to tape-out and production. You will collaborate closely with architecture, design, verification, physical implementation and manufacturing teams throughout the SoC execution life cycle. This includes making technical decisions for the chip designs and methodology, driving project schedules, identifying risks and communicating them to all stakeholders, and managing partner teams.

Behind everything our users see online is the architecture built by the Technical Infrastructure team to keep it running. From developing and maintaining our data centers to building the next generation of Google platforms, we make Google's product portfolio possible. We're proud to be our engineers' engineers and love voiding warranties by taking things apart so we can rebuild them. We keep our networks up and running, ensuring our users have the best and fastest experience possible.

Responsibilities
Plan, coordinate, and deliver custom silicon products.
Assess complexity and scope out the project, generate task lists, build a project timeline and work with the teams to make it into reality.
Lead the data-driven schedules and milestones, track the progress, proactively identify potential future issues, and identify mitigations with the team leaders.
Drive technical, budgetary, and schedule trade-off discussions with cross-functional teams.
Manage project execution and issues through design, development, test, manufacturing, deployment and sustaining activities for silicon and hardware products.
Requirements:
Minimum qualifications:
Bachelor's degree in Computer Science, Electrical Engineering or equivalent practical experience.
8 years of experience in program management.
Experience in program management on technical cross-functional projects.
Experience in one or more areas like architecture, design, verification, implementation, or validation with seven or more cycles of chip development.
Experience in leading, developing and growing teams.

Preferred qualifications:
Master's degree or PhD in Engineering, or a related field.
Experience as an engineer or manager in developing hardware or software systems around the chips.
Experience with two or more chip cycles in a project management role with execution within resource and schedule constraints.
Knowledge of data centers and cloud markets, technological and business trends, requirements, and ecosystem partners.
Ability to motivate and focus a large collaboration to reach goals.
Excellent communication and facilitation skills.
.המשרה מיועדת לנשים ולגברים כאחד
 
Show more...
הגשת מועמדות
עדכון קורות החיים לפני שליחה
102110
שירות זה פתוח ללקוחות VIP בלבד
דיווח על תוכן לא הולם או מפלה
מה השם שלך?
תיאור
שליחה
תודה על שיתוף הפעולה
מודים לך שלקחת חלק בשיפור התוכן שלנו :)
 

חברת השמה / כח אדם

לפני 21 שעות
גב מערכות
מיקום המשרה: מספר מקומות
סוג משרה: משרה מלאה וכולל נסיעות לחו"ל
תנאים נוספים:החזר הוצאות, קרן השתלמות
איש סיסטם? בואו להיות חלק מצוות טכנולוגי מוביל בחברה ביטחונית בצפון! 

מחפשים את האתגר הבא שלכם בעולם ה-IT? אנחנו מגייסים איש סיסטם לתפקיד משמעותי ומגוון בסביבה טכנולוגית מתקדמת!

?? מה מחכה לכם בתפקיד?
? עבודה על רשתות מחשוב מורכבות משלב הפיתוח ועד היישום בשטח.
? נגיעה במגוון עולמות IT: תקשורת, סביבות וירטואליות, אחסון, חומרה ותשתיות.
? הובלת תהליכי בקרה, תמיכה וליווי תקלות בפרויקטים בארץ ובחו"ל.
דרישות:
?? מה אנחנו מחפשים?
?? ניסיון של שנתיים+ בסיסטם (Windows/ Linux, תקשורת נתונים, Active Directory).
?? שליטה בווירטואליזציה ( VMware ) וניהול שרתים (HP/Dell/Cisco).
?? יתרון: הסמכות CCNA/ MCSE, ניסיון בכתיבת סקריפטים ופתרונות אחסון (NetApp).
?? נכונות לעבודה בשטח, כולל נסיעות בארץ ובחו"ל. המשרה מיועדת לנשים ולגברים כאחד.
 
עוד...
הגשת מועמדות
עדכון קורות החיים לפני שליחה
100024
שירות זה פתוח ללקוחות VIP בלבד
דיווח על תוכן לא הולם או מפלה
מה השם שלך?
תיאור
שליחה
תודה על שיתוף הפעולה
מודים לך שלקחת חלק בשיפור התוכן שלנו :)
לפני 21 שעות
Google Israel
Location: Haifa and Tel Aviv-Yafo
Job Type: Full Time
Be part of a diverse team that pushes boundaries, developing custom silicon solutions that power the future of Google's direct-to-consumer products. You'll contribute to the innovation behind products loved by millions worldwide. Your expertise will shape the next generation of hardware experiences, delivering unparalleled performance, efficiency, and integration.
In this role, you will be part of a team developing Application-Specific Integrated Circuit (ASIC) used to accelerate networking in data centers. You will have dynamic, multi-faceted responsibilities in areas such as project definition, design, and implementation. You will participate in the design, architecture, documentation, and implementation of the next generation of data center accelerators. You will be responsible for performance analysis for an end to end networking stack using your deep knowledge of RDMA based transports.

Behind everything our users see online is the architecture built by the Technical Infrastructure team to keep it running. From developing and maintaining our data centers to building the next generation of Google platforms, we make Google's product portfolio possible. We're proud to be our engineers' engineers and love voiding warranties by taking things apart so we can rebuild them. We keep our networks up and running, ensuring our users have the best and fastest experience possible.

Responsibilities
Participate in evaluation of future ASIC designs and general architecture for executing Googles data center networking roadmap, off-the-shelf components, vendor co-developments, custom designs, and chiplets.
Collaborate in developing new layer protocols for data center networking.
Understand how everything interacts with software and other ASIC subsystems to implement groundbreaking data center networks.
Define performance hardware/software interfaces. Write micro-architecture and design specifications.
Define efficient micro-architecture and block partitioning/interfaces and flows.
Requirements:
Minimum qualifications:
Bachelor's degree or equivalent practical experience.
8 years of experience architecting networking ASICs from specification to production.
Experience working with design networking like: RDMA and or packet processing and system design principles for low latency, high throughput, security, and reliability.
Experience developing RTL for ASIC subsystems.
Experience in Cross-functional, micro-architecture, design, verification, logic synthesis, and timing closure.

Preferred qualifications:
Experience in Transmission Control Protocol (TCP), IP, Ethernet, PCIE and Dynamic random-access memory (DRAM), Network on Chip (NoC) principles and protocols.
Experience working with software teams optimizing the hardware/software interface.
Experience architecting networking switches, end points, and hardware offloads.
Experience in a procedural programming language (e.g. C++, Python, Go.).
Experience in estimating performance by analysis, modeling, and network simulation. Skilled in defining and driving performance test plans.
Understanding of packet classification, processing, queueing, scheduling, switching, routing, traffic conditioning, and telemetry.
.המשרה מיועדת לנשים ולגברים כאחד
 
Show more...
הגשת מועמדות
עדכון קורות החיים לפני שליחה
102087
שירות זה פתוח ללקוחות VIP בלבד
דיווח על תוכן לא הולם או מפלה
מה השם שלך?
תיאור
שליחה
תודה על שיתוף הפעולה
מודים לך שלקחת חלק בשיפור התוכן שלנו :)
לפני 22 שעות
Google Israel
Location: Haifa and Tel Aviv-Yafo
Job Type: Full Time
Be part of a diverse team that pushes boundaries, developing custom silicon solutions that power the future of Google's direct-to-consumer products. You'll contribute to the innovation behind products loved by millions worldwide. Your expertise will shape the next generation of hardware experiences, delivering unparalleled performance, efficiency, and integration.
In this role, you will be part of a team developing Application-Specific Integrated Circuit (ASIC) used to accelerate networking in data centers. You will have dynamic, multi-faceted responsibilities in areas such as project definition, design, and implementation. You will participate in the design, architecture, documentation, and implementation of the next generation of data center accelerators.

You will be responsible for performance analysis for an end to end networking stack using your deep knowledge of RDMA based transports.

The ML, Systems & Cloud AI (MSCA) organization at Google designs, implements, and manages the hardware, software, machine learning, and systems infrastructure for all Google services (Search, YouTube, etc.) and Google Cloud. Our end users are Googlers, Cloud customers and the billions of people who use Google services around the world.

We prioritize security, efficiency, and reliability across everything we do - from developing our latest TPUs to running a global network, while driving towards shaping the future of hyperscale computing. Our global impact spans software and hardware, including Google Clouds Vertex AI, the leading AI platform for bringing Gemini models to enterprise customers.

Responsibilities
Participate in evaluation of future ASIC designs and general architecture for executing Googles data center networking roadmap: off-the-shelf components, vendor co-developments, custom designs, and chiplets.
Collaborate in developing new layer protocols for data center networking.
Understand how it interacts with software and other ASIC subsystems to implement groundbreaking data center networks.
Define performance hardware/software interfaces. Write micro architecture and design specifications
Define efficient micro-architecture and block partitioning/interfaces and flows
Requirements:
Minimum qualifications:
Bachelor's degree in BSC, or a related field, or equivalent practical experience.
10 years of experience architecting networking ASICs from specification to production.
Experience working with design networking like: RDMA and or packet processing and system design principles for low latency, high throughput, security, and reliability.
Experience developing RTL for ASIC subsystems.
Experience in Cross-functional, micro-architecture, design, verification, logic synthesis, and timing closure.

Preferred qualifications:
Experience working with software teams optimizing the hardware/software interface.
Experience architecting networking switches, end points, and hardware offloads.
Experience in Transmission Control Protocol (TCP), IP, Ethernet, PCIE and Dynamic random-access memory (DRAM), Network on Chip (NoC) principles and protocols.
Experience in a procedural programming language (e.g. C++, Python, Go.).
Experience in estimating performance by analysis, modeling, and network simulation. Skilled in defining and driving performance test plans.
Understanding of packet classification, processing, queueing, scheduling, switching, routing, traffic conditioning, and telemetry.
.המשרה מיועדת לנשים ולגברים כאחד
 
Show more...
הגשת מועמדות
עדכון קורות החיים לפני שליחה
102136
שירות זה פתוח ללקוחות VIP בלבד
משרות שנמחקו
ישנן 107 משרות בחיפה וסביבתה אשר לא צויינה בעבורן עיר הצג אותן >