דרושים » הנדסה » הנדסאי /מהנדס חומרה + תוכנה מתחיל ברעננה (שימו לב לדרישות ספציפיות)

דיווח על תוכן לא הולם או מפלה
מה השם שלך?
תיאור
שליחה
תודה על שיתוף הפעולה
מודים לך שלקחת חלק בשיפור התוכן שלנו :)
 

חברת השמה / כח אדם

לפני 1 שעות
מיקום המשרה: תל אביב יפו
לחברת סטארט אפ בטחונית המפתחת כלי רכב אווירי ברעננה דרוש הנדסאי/מהנדס חומרה + תוכנה מתחיל עם נסיון עד שנה
העבודה כוללת:
-בנית לוחות בקרה מאפס כולל בניית התוכנה שנבנת על שיבוץ (אמבדד) תוכנה בשפת C
-פיתוח מעגלים חשמלים Board Design
-כתיבת תוכנה Embedded ב- C / C ++
-פיתוח והטמעה של אלגוריתמים

* המשרה מיועדת לגברים ונשים כאחד
דרישות:
נסיון עד שנה באלמנטים הבאים:
-בקרת מנועים BLDC
-עבודה עם ArduPilot ו-PixHawk
-מערכות בקרה מורכבות
-MATLAB המשרה מיועדת לנשים ולגברים כאחד.
 
הסתר
הגשת מועמדות
עדכון קורות החיים לפני שליחה
123489
שירות זה פתוח ללקוחות VIP בלבד
משרות דומות שיכולות לעניין אותך
דיווח על תוכן לא הולם או מפלה
מה השם שלך?
תיאור
שליחה
תודה על שיתוף הפעולה
מודים לך שלקחת חלק בשיפור התוכן שלנו :)
 

חברת השמה / כח אדם

2 ימים
וייזדום
Job Type: Full Time
We are looking for our first software engineer a founding member who will play a pivotal role in shaping the DNA of software development. This is a rare opportunity to join early, architect core systems, and lay the foundation for Real-Time software powering cutting-edge sensing platforms.
You will lead implementation efforts across Embedded and accelerated systems and help define the technical standards that will guide our future.
Key Responsibilities:
Design and implement high-performance, Real-Time software solutions.
Collaborate closely with hardware and systems engineers to ensure tight integration and optimal performance.
Lead development efforts on NVIDIA Jetson platforms
Influence software engineering culture, tools, and processes as a founding member of the team.
Participate in code reviews, testing, and documentation to maintain high engineering standards.
Requirements:
Requirements:
5+ years of experience in software engineering, ideally focused on Real-Time or Embedded systems.
Proficiency in developing on NVIDIA Jetson platforms.
Solid understanding of Real-Time operating systems and performance-critical system design.
Familiarity with FPGA integration, especially on the Xilinx platform, is a strong advantage.
Experience with C / C ++, Python, and cross-platform development tools.
Strong problem-solving skills, autonomy, and a startup mindset with a drive to own and build.
Excellent communication and collaboration abilities.
Bachelor's or Masters degree in Computer Science, Electrical Engineering, or related field (or equivalent experience).
.המשרה מיועדת לנשים ולגברים כאחד
 
Show more...
הגשת מועמדות
עדכון קורות החיים לפני שליחה
108795
שירות זה פתוח ללקוחות VIP בלבד
דיווח על תוכן לא הולם או מפלה
מה השם שלך?
תיאור
שליחה
תודה על שיתוף הפעולה
מודים לך שלקחת חלק בשיפור התוכן שלנו :)
 

חברת השמה / כח אדם

3 ימים
Job Type: Full Time and Hybrid work
Our group is responsible for the company platform and infrastructure software. The group is multidisciplinary and includes software development in various areas including Embedded Linux system, bare metal firmware, Networking, Simulation, and distributed cloud software.
We are involved in the entire development cycle of the AI SOC, starting from architecture and design, through development and pre-tapeout software validation, up to bring up and delivering the product to customers.
Requirements:
BSc/MSc in Computer Science, Computer Engineering, or Electrical Engineering
Strong hands-on experience in C programming and proven design skills
Experience with Linux networking /DPDK / SPDK / VPP stacks
5+ years of overall experience
Experience with networking protocols like TCP/IP, RoCE, and NVMe over Fabrics.
Advantages
Experience with Embedded systems and HW-SW integration.
Experience with optimized multi-threaded design and programming
.המשרה מיועדת לנשים ולגברים כאחד
 
Show more...
הגשת מועמדות
עדכון קורות החיים לפני שליחה
123191
שירות זה פתוח ללקוחות VIP בלבד
דיווח על תוכן לא הולם או מפלה
מה השם שלך?
תיאור
שליחה
תודה על שיתוף הפעולה
מודים לך שלקחת חלק בשיפור התוכן שלנו :)
 

חברת השמה / כח אדם

לפני 8 שעות
SQLink
מיקום המשרה: מספר מקומות
סוג משרה: משרה מלאה
תוכניתן/ית C ++ / C עבור חברה ביטחונית באזור המרכז
התפקיד כולל: פיתוח מודולי תוכנה מתקדמים ושילובם בתשתיות מערכתיות מורכבות, מימוש אלגוריתמים, עבודה מול קושחה ועוד.
דרישות:
- 5 שנות ניסיון בפיתוח בשפות C ++ / C
- תואר ראשון במדעי המחשב או בהנדסת תוכנה
- ניסיון בעבודה עם מערכת הפעלה Linux - יתרון
- ניסיון במערכות מבוססות SOC - יתרון המשרה מיועדת לנשים ולגברים כאחד.
 
עוד...
הגשת מועמדות
עדכון קורות החיים לפני שליחה
122343
שירות זה פתוח ללקוחות VIP בלבד
דיווח על תוכן לא הולם או מפלה
מה השם שלך?
תיאור
שליחה
תודה על שיתוף הפעולה
מודים לך שלקחת חלק בשיפור התוכן שלנו :)
 

חברת השמה / כח אדם

2 ימים
PayRoll גיוס והשמה בע"מ
סוג משרה: משרה מלאה
לחברת ביטוח מובילה.
מפתח/ת בכיר/ה- מוביל/ה טכנולוגי.
התפקיד כולל: אחריות לפיתוח יומיומי- תרומה פעילה לקוד, כתיבת קוד נקי, איכותי ותחזיק שמותאם לדרישות עסקיות וטכניות.
תכנון מערכות- השתתפות בתכנון ארכיטקטורה, אינטגרציות ושירותים עם דגש על סקיילביליות, אבטחה וביצועים.
הובלה ושימוש בכלי פיתוח מבוססי AI ויצירת פרומפטים לשיפור פרודקטיביות, אוטומציות, בדיקות ותיעוד.
איכות קוד וסטנדרטים- ביצוע code reviews, הגדרת סטנדרטים מקצועיים והטמעת best practices בצוות.
עבודה בשיתופי פעולה מול מנהלי מוצר, ארכיטקים, QA, וממשקים נוספים.
מודרניזציה -הובלת יוזמות כמו מעבר לענן, עבודה עם קונטיינרים, ומעבר לארכיקטורות event-driven כחלק מתהליך שדרוג הטכנולוגיה בארגון.
דרישות:
ניסיון בפיתוח תוכנה - חובה.
שליטה באחת או יותר מהשפות: JAVA, Node.js, Python.
ניסיון מוכח בבנייה של Microservices ו-APls ובעבודה עם ארכיטקטורות ענן.
ידע מעשי בעבודה עם כלי פיתוח מבוססי AI ויכולת לייצר פרומפטים לפיתוח, בדיקות ותיעוד.
היכרות עם בסיסי נתונים (SQL/NOSQL) ומערכות KAFKA, EVENT-DRIVEN RABBITMQ.
יכולת פתרון בעיות מורכבות באופן עצמאי וחשיבה אנליטית גבוהה.
ניסיון קודם בביטוח או פיננסיים- יתרון משמעותי המשרה מיועדת לנשים ולגברים כאחד.
 
עוד...
הגשת מועמדות
עדכון קורות החיים לפני שליחה
119823
שירות זה פתוח ללקוחות VIP בלבד
דיווח על תוכן לא הולם או מפלה
מה השם שלך?
תיאור
שליחה
תודה על שיתוף הפעולה
מודים לך שלקחת חלק בשיפור התוכן שלנו :)
6 ימים
Cisco
Location: Tel Aviv-Yafo
Job Type: Full Time
Join the Cisco Silicon One Front-End Design team, at the core of Ciscos silicon development. Our engineers cover the full spectrum of chip design: definition, architecture, micro-architecture, RTL design, verification, signoff, and validation.
We leverage cutting-edge silicon technologies and methodologies to develop the largest-scale and most advanced devices, pushing the boundaries of whats possible.
Cisco Silicon One is transforming the industry with a unified, programmable architecture powering Ciscos future routing portfolio and shaping the Internet for decades to come.

Your Impact
Write and review micro-architecture specifications
Implement RTL (Verilog/SystemVerilog) to meet timing, performance, and power requirements
Contribute to full chip integration, timing methodology, and analysis
Collaborate with verification engineers to resolve bugs and achieve coverage closure
Work with the physical design team to close timing and PnR issues
Support design methodology evolution and best practices
Perform debug, root-cause analysis, and post-silicon validation in the lab
Requirements:
Minimum Qualifications
B.Sc./M.Sc. in Electrical Engineering from a top university
RTL design experience
Familiarity with UVM and functional verification methodologies

Preferred Qualifications
Experience with MATLAB simulations and bit-exact modeling environments
Familiarity with mixed-signal systems and environments
Knowledge and hands-on experience with Clock Domain Crossing (CDC)
.המשרה מיועדת לנשים ולגברים כאחד
 
Show more...
הגשת מועמדות
עדכון קורות החיים לפני שליחה
120444
שירות זה פתוח ללקוחות VIP בלבד
דיווח על תוכן לא הולם או מפלה
מה השם שלך?
תיאור
שליחה
תודה על שיתוף הפעולה
מודים לך שלקחת חלק בשיפור התוכן שלנו :)
 

חברת השמה / כח אדם

לפני 7 שעות
לוגיקה IT
סוג משרה: מספר סוגים
תנאים נוספים: מספר סוגים
לחברת הייטק גלובלית מבוססת ומצליחה אשר משרדיה ממוקמים באזור המרכז, דרוש/ה Digital Hardware Engineer.
היקף המשרה: משרה מלאה וקבועה (9 שעות ביום).
מיקום המשרה: תל אביב יפו, מחוז מרכז.
היברידיות: 2 ימים מהבית | 3 ימים מהמשרד.
דרכיי הגעה: קו רכבת ישראל, אוטובוסים, כבישים מהירים.
דרישות:
השכלה אקדמאית או הנדסאות באלקטרוניקה או חשמל חובה.
ניסיון תעסוקתי מוכח עם Digital Design, Verification, Lab Debugging חובה.
ניסיון תעסוקתי מוכח עם הציוד Oscilloscopes או Spectrum Analyzer או אחר דומה חובה.
ניסיון תעסוקתי מוכח בתחום של תכנון Digital חובה.
הכרות או ניסיון בביצוע Debug ברמת לוח יתרון.
הכרות או ניסיון בתחום של PCIe או DDR או SerDes יתרון.
שליטה ברמה גבוהה בדיבור, כתיבה וקריאה בשפה האנגלית. המשרה מיועדת לנשים ולגברים כאחד.
 
עוד...
הגשת מועמדות
עדכון קורות החיים לפני שליחה
123410
שירות זה פתוח ללקוחות VIP בלבד
דיווח על תוכן לא הולם או מפלה
מה השם שלך?
תיאור
שליחה
תודה על שיתוף הפעולה
מודים לך שלקחת חלק בשיפור התוכן שלנו :)
3 ימים
Google Israel
Location: Tel Aviv-Yafo and Haifa
Job Type: Full Time
The AI and Infrastructure team is redefining whats possible. We empower Google customers with breakthrough capabilities and insights by delivering AI and Infrastructure at unparalleled scale, efficiency, reliability and velocity. Our customers include Googlers, Google Cloud customers, and billions of Google users worldwide.

We're the driving force behind Google's groundbreaking innovations, empowering the development of our cutting-edge AI models, delivering unparalleled computing power to global services, and providing the essential platforms that enable developers to build the future. From software to hardware our teams are shaping the future of world-leading hyperscale computing, with key teams working on the development of our TPUs, Vertex AI for Google Cloud, Google Global Networking, Data Center operations, systems research, and much more.

Responsibilities
Plan the verification of digital design blocks by fully understanding the design specification and interacting with design engineers to identify important verification scenarios.
Create and enhance constrained-random verification environments using SystemVerilog/UVM, or Specman.
Identify and write all types of coverage measures for stimulus and corner-cases.
Debug tests with design engineers to deliver functionally correct design blocks.
Lead coverage measures to identify verification holes and to show progress towards tape-out.
Requirements:
Minimum qualifications:
Bachelor's degree in Electrical Engineering or equivalent practical experience.
3 years of experience verifying digital logic at RTL level using SystemVerilog, or Specman/E for FPGAs or ASICs.
Experience creating and using verification components and environments in standard verification methodology.
Experience verifying digital systems using standard IP components/interconnects (e.g., microprocessor cores, hierarchical memory subsystems).

Preferred qualifications:
Masters degree in Electrical Engineering, Computer Science, or a related field.
Experience with UVM, SystemVerilog, or other scripting languages (e.g., Python, Perl, Shell, Bash, etc.).
Experience with CPU implementation, assembly language, or compute System on a Chip (SOC).
.המשרה מיועדת לנשים ולגברים כאחד
 
Show more...
הגשת מועמדות
עדכון קורות החיים לפני שליחה
120892
שירות זה פתוח ללקוחות VIP בלבד
דיווח על תוכן לא הולם או מפלה
מה השם שלך?
תיאור
שליחה
תודה על שיתוף הפעולה
מודים לך שלקחת חלק בשיפור התוכן שלנו :)
3 ימים
Google Israel
Location: Tel Aviv-Yafo and Haifa
Job Type: Full Time
Be part of a team that pushes boundaries, developing custom silicon solutions that power the future of Google's direct-to-consumer products. You'll contribute to the innovation behind products loved by millions worldwide. Your expertise will shape the next generation of hardware experiences, delivering unparalleled performance, efficiency, and integration.
As a Design Verification Engineer, you will work as part of a Research and Development team building verification components, constrained-random testing, system testing, and verification closure. As part of our server chip design team, you will verify digital designs. You will collaborate with design and verification engineers in active projects and perform verification. You will be responsible for the full life-cycle of verification which can range from verification planning, test execution or collecting and closing coverage.

The AI and Infrastructure team is redefining whats possible. We empower Google customers with breakthrough capabilities and insights by delivering AI and Infrastructure at unparalleled scale, efficiency, reliability and velocity. Our customers include Googlers, Google Cloud customers, and billions of Google users worldwide.

We're the driving force behind Google's groundbreaking innovations, empowering the development of our cutting-edge AI models, delivering unparalleled computing power to global services, and providing the essential platforms that enable developers to build the future. From software to hardware our teams are shaping the future of world-leading hyperscale computing, with key teams working on the development of our TPUs, Vertex AI for Google Cloud, Google Global Networking, Data Center operations, systems research, and much more.

Responsibilities
Plan the verification of digital design blocks by fully understanding the design specification and interacting with design engineers to identify important verification scenarios.
Create and enhance constrained-random verification environments using SystemVerilog or formally verify designs with SystemVerilog Assertions (SVA) and industry leading formal tools.
Identify and write all types of coverage measures for stimulus and corner-cases.
Debug tests with design engineers to deliver functionally correct design blocks.
Apply close coverage measures to identify verification holes and to show progress towards tape-out.
Requirements:
Minimum qualifications:
Bachelor's degree in Electrical Engineering, Computer Engineering, Computer Science, a related field, or equivalent practical experience.
1 year of experience creating and using verification components and environments in standard verification methodology.
Experience verifying digital logic at Register Transfer Level (RTL) level using SystemVerilog or Specman/E for Field Programmable Gate Arrays or ASICs.

Preferred qualifications:
Masters degree in Electrical Engineering, Computer Science, or a related field.
Experience with Universal Verification Methodology (UVM), SystemVerilog, or other scripting languages (e.g., Python, Perl, Shell, Bash, etc.).
Experience with CPU implementation, assembly language or compute SOCs.
.המשרה מיועדת לנשים ולגברים כאחד
 
Show more...
הגשת מועמדות
עדכון קורות החיים לפני שליחה
120911
שירות זה פתוח ללקוחות VIP בלבד
דיווח על תוכן לא הולם או מפלה
מה השם שלך?
תיאור
שליחה
תודה על שיתוף הפעולה
מודים לך שלקחת חלק בשיפור התוכן שלנו :)
 

חברת השמה / כח אדם

3 ימים
חברה חסויה
Job Type: Full Time and Hybrid work
Define, plan and implement our next chip in Chain-Reactions on-going product line and in a new product line of cryptography algorithms acceleration SoCs.
Work closely with multiple teams within organizations such as Architecture, BE, Circuit, Analog and FW
Responsible for scaling up the frontend design environment methodologies.
Requirements:
BSc or MSc in Electrical Engineering or Computer Engineering
8+ years of VLSI experience.
Experience with multi clock domain, multi power domain designs (UPF).
Methodologic approach.
Strong Motivated to learn quickly, hard-working, and is results-oriented.
Great interpersonal relations skills.
Preferred
Networking design experience Major Advantage
backend experience: STA tools, formal equivalence tools, frontend / backend handoff methodologies.
SOC design/Integration experience.
Proven Methodologies and Environmental Building Experience.
Strong proficiency in scripting language, such as, PERL, Tcl, Python, Make, and automation methods/algorithms.
.המשרה מיועדת לנשים ולגברים כאחד
 
Show more...
הגשת מועמדות
עדכון קורות החיים לפני שליחה
123202
שירות זה פתוח ללקוחות VIP בלבד
דיווח על תוכן לא הולם או מפלה
מה השם שלך?
תיאור
שליחה
תודה על שיתוף הפעולה
מודים לך שלקחת חלק בשיפור התוכן שלנו :)
3 ימים
Google Israel
Location: Haifa and Tel Aviv-Yafo
Job Type: Full Time
Be part of a team that pushes boundaries, developing custom silicon solutions that power the future of Google's direct-to-consumer products. You'll contribute to the innovation behind products loved by millions worldwide. Your expertise will shape the next generation of hardware experiences, delivering unparalleled performance, efficiency, and integration.

The AI and Infrastructure team works on the worlds toughest problems, redefining whats possible and the possible easy. We empower Google customers by delivering AI and Infrastructure at unparalleled scale, efficiency, reliability and velocity. Our customers include Googlers, Googler Cloud customers, and billions of Google users worldwide. Were at the center of amazing work at Google by being the flywheel that enables our advanced AI models, delivers computing power across global services, and offers platforms that developers use to build services.

In AI and Infrastructure, we shape the future of hyperscale computing by inventing and creating world-leading future technology, and drive global impact by contributing to Google infrastructure, from software to hardware (including building Vertex AI for Google Cloud). We work on complex technologies at a global scale with key players in the AI and systems space. Join a team of talented individuals who not only work together to keep data centers operating efficiently but also create a legacy of driving innovation by building some of the most complex systems technologies.


Responsibilities
Develop and optimize the overall layout of the chip, including partitioning, macro and IP placement, and pin placement.
Design and implement efficient power delivery networks (power grids) to ensure stable power to all parts of the chip.
Develop and validate high-performance, low-power clock networks (Clock Tree Synthesis - CTS) to ensure proper synchronization across the entire chip.
Develop, enhance, and maintain custom scripts (e.g., Tcl, Perl, Python) for automation and improved efficiency.
Conduct extensive design rule checks (DRC) to ensure the layout adheres to manufacturing rules, performing layout versus schematic (LVS) checks to verify that the physical layout matches the logical design.
Requirements:
Minimum qualifications:
Bachelor's degree in Electrical Engineering, Computer Engineering, Computer Science, or a related field, or equivalent practical experience.
5 years of experience with physical design flows and methodologies (RTL2GDS).
Experience with semiconductor process technologies (deep submicron, advanced nodes like 5nm and below), and device physics (MOSFET/FINFET).
Experience with design for testability (DFT) and low-power design methodologies.
Experience with UPF (Unified Power Format) and its application in physical design.

Preferred qualifications:
Master's degree or PhD in Electrical Engineering, Computer Engineering or Computer Science, with an emphasis on computer architecture.
Experience with scripting languages such as Perl, Python, or Tcl.
Excellent analysis skills, with the ability to understand, debug, and resolve issues in the design flow.
.המשרה מיועדת לנשים ולגברים כאחד
 
Show more...
הגשת מועמדות
עדכון קורות החיים לפני שליחה
120920
שירות זה פתוח ללקוחות VIP בלבד