רובוט
היי א אי
stars

תגידו שלום לתפקיד הבא שלכם

לראשונה בישראל:
המלצות מבוססות AI שישפרו
את הסיכוי שלך למצוא עבודה

פיתוח ותכנון חומרה

מסמך
מילות מפתח בקורות חיים
סימן שאלה
שאלות הכנה לראיון עבודה
עדכון משתמש
מבחני קבלה לתפקיד

לימודים
עומדים לרשותכם
מיין לפי:
הכי חדש
הכי מתאים
הכי קרוב
לפי איזה ישוב תרצה שנמיין את התוצאות?

דיווח על תוכן לא הולם או מפלה
מה השם שלך?
תיאור
שליחה
תודה על שיתוף הפעולה
מודים לך שלקחת חלק בשיפור התוכן שלנו :)
 

חברת השמה / כח אדם

לפני 4 שעות
סוג משרה: משרה מלאה
אם את/ה חי ונושם קוד, מבין מערכות מבפנים ויודע/ת איך להפוך ארכיטקטורה טובה למציאות אנחנו רוצים אותך.

אנחנו מחפשים מנהל/ת צוות פיתוח חזק, שיוביל פיתוח מערכות מורכבות ומתקדמות בעולם הPropTech.

אם את/ה מקצוען/ית אמיתי/ת שיודע/ת לקחת אחריות, להוביל צוותים ולבנות תשתיות יציבות בקצב גבוה זה המקום שלך.
דרישות:
מה אנחנו מחפשים:
שליטה מלאה בPHP וJavaScript
הבנה עמוקה בSoftware Architecture
ניסיון מעשי עם Backend מורכב וDatabases מבוססי NoSQL
גמישות מחשבתית, יכולת ניהול וראייה מערכתית
יתרון משמעותי: הבנה עמוקה בData ויכולת לבנות מערך Data Backend חכם
* המשרה מיועדת לנשים ולגברים כאחד.
 
עוד...
הגשת מועמדות
עדכון קורות החיים לפני שליחה
119044
שירות זה פתוח ללקוחות VIP בלבד
דיווח על תוכן לא הולם או מפלה
מה השם שלך?
תיאור
שליחה
תודה על שיתוף הפעולה
מודים לך שלקחת חלק בשיפור התוכן שלנו :)
1 ימים
Google Israel
Location: Haifa and Tel Aviv-Yafo
Job Type: Full Time
Be part of a team that pushes boundaries, developing custom silicon solutions that power the future of Google's direct-to-consumer products. You'll contribute to the innovation behind products loved by millions worldwide. Your expertise will shape the next generation of hardware experiences, delivering unparalleled performance, efficiency, and integration.
The ML, Systems, & Cloud AI (MSCA) organization at Google designs, implements, and manages the hardware, software, machine learning, and systems infrastructure for all Google services (Search, YouTube, etc.) and Google Cloud. Our end users are Googlers, Cloud customers and the billions of people who use Google services around the world.

We prioritize security, efficiency, and reliability across everything we do - from developing our latest TPUs to running a global network, while driving towards shaping the future of hyperscale computing. Our global impact spans software and hardware, including Google Clouds Vertex AI, the leading AI platform for bringing Gemini models to enterprise customers.

Responsibilities
Define the SoC/block level design document such as interface protocol, block diagram, transaction flow, pipeline, etc.
Perform Register-Transfer Level (RTL) development (e.g., coding and debug in Verilog, System Verilog), function/performance simulation debug and Lint/Cyber Defense Center/Formal Verification/Unified Power Format checks.
Participate in synthesis, timing/power closure, and Application-Specific Integrated Circuit (ASIC) silicon bring-up.
Participate in test plan and coverage analysis of the block and SOC-level verification.
Communicate and work with multi-disciplined and multi-site teams.
Requirements:
Minimum qualifications:
Bachelor's degree in Electrical Engineering, Computer Engineering, Computer Science, or a related field, or equivalent practical experience.
5 years of experience with digital logic design principles, Register-Transfer Level (RTL) design concepts, and languages such as Verilog or System Verilog.
Experience with logic synthesis techniques to optimize Register-Transfer Level (RTL) code, performance and power as well as low-power design techniques.
Experience in logic design and debug with Design Verification (DV).

Preferred qualifications:
Experience with a scripting language like Python or Perl.
Experience with design sign off and quality tools (e.g., Lint, clock domain crossing (CDC), etc.).
Knowledge of SOC architecture and assertion-based formal verification.
Knowledge of high performance and low power design techniques.
Knowledge in one of these areas: PCIe, UCIe, DDR, AXI, ARM processors family.
.המשרה מיועדת לנשים ולגברים כאחד
 
Show more...
הגשת מועמדות
עדכון קורות החיים לפני שליחה
118415
שירות זה פתוח ללקוחות VIP בלבד
דיווח על תוכן לא הולם או מפלה
מה השם שלך?
תיאור
שליחה
תודה על שיתוף הפעולה
מודים לך שלקחת חלק בשיפור התוכן שלנו :)
1 ימים
Google Israel
Location: Haifa and Tel Aviv-Yafo
Job Type: Full Time
Be part of a team that pushes boundaries, developing custom silicon solutions that power the future of Google's direct-to-consumer products. You'll contribute to the innovation behind products loved by millions worldwide. Your expertise will shape the next generation of hardware experiences, delivering unparalleled performance, efficiency, and integration.

As a SoC Design Verification Engineer, you will work as part of a Research and Development team. You will build verification components, constrained-random testing, system testing, and drive verification closure.

As part of our server chip design team, you will verify digital designs. You will collaborate closely with design and verification engineers on projects and perform direct verification. You will build efficient and effective constrained-random verification environments that exercise designs through their corner-cases and expose all types of bugs. You will manage the full life-cycle of verification, which can range from verification planning, test execution, to collecting and closing coverage.Behind everything our users see online is the architecture built by the Technical Infrastructure team to keep it running. From developing and maintaining our data centers to building the next generation of Google platforms, we make Google's product portfolio possible. We're proud to be our engineers' engineers and love voiding warranties by taking things apart so we can rebuild them. We keep our networks up and running, ensuring our users have the best and fastest experience possible.
Responsibilities
Plan the verification of digital design blocks by fully understanding the design specification and interacting with design engineers to identify important verification scenarios.
Create and enhance constrained-random verification environments using SystemVerilog and UVM, or formally verify designs with SVA and industry leading formal tools.
Identify and write all types of coverage measures for corner-cases.
Debug tests with design engineers to deliver functionally correct design blocks.
Close coverage measures to identify verification holes and to show progress towards tape-out.
Requirements:
Minimum qualifications:
Bachelor's degree in Electrical Engineering, Computer Engineering, Computer Science, or a related field, or equivalent practical experience.
4 years of experience with creating and using verification components and environments in standard verification methodology.
Experience verifying digital systems using standard IP components/interconnects (microprocessor cores, hierarchical memory subsystems).
Experience verifying digital logic at RTL level using SystemVerilog or Specman/E for FPGAs or ASICs.

Preferred qualifications:
Master's degree or PhD in Electrical Engineering, Computer Engineering or Computer Science, with an emphasis on computer architecture.
Experience with verification techniques, and the full verification life-cycle.
Experience with performance verification of ASICs and ASIC components.
Experience with ASIC standard interfaces and memory system architecture.
.המשרה מיועדת לנשים ולגברים כאחד
 
Show more...
הגשת מועמדות
עדכון קורות החיים לפני שליחה
118447
שירות זה פתוח ללקוחות VIP בלבד
דיווח על תוכן לא הולם או מפלה
מה השם שלך?
תיאור
שליחה
תודה על שיתוף הפעולה
מודים לך שלקחת חלק בשיפור התוכן שלנו :)
1 ימים
מיקום המשרה: באר יעקב
סוג משרה: משרה מלאה
- כתיבת מפרטי דרישות טכניים לפיתוח וייצור מבדקים אוטומטים / סימולטורים / מסדים ומגירות.
- כתיבת מסמכי בדיקות (ATP,TRD וכיו"ב)
- ליווי והנחיית מתכנתים בקידוד הבדיקות לרבות אפיון תוכנת הבדיקה
- הובלה ותיאום בין גורמי ההנדסה לקב"מ
- ניהול קבלני משנה (קב"מ) בתהליך הפיתוח של המבדק כולל ליווי והשתתפות בסקרים הנדסיים
- ליווי טכני של הקב"מ בתהליך הייצור (בבית הלקוח ואצל הקב"מ)
- ביצוע בדיקות ושילובים ( חומרה / תוכנה ) מבדק אל מול יחידה נבדקת (ATP ו-HASS)
- ביצוע בדיקות שליליות מבדק -יחידה נבדקת (ATP ו-HASS)
- כתיבת מסמכי תיאור ותפעול מבדק(User Manual,Tester Technical Spec)
- התקנת מבדקים באתרי הייצור / לקוחות וביצוע שילובים עד המסירה
- ביצוע הדרכות OJT באתרי הייצור והלקוח
- תמיכה בייצור ותחזוקה באתרי הלקוחות
דרישות:
- השכלה רלוונטית בחשמל/אלקטורניקה- חובה
- ניסיון בפיתוח מבדקים, צב"ד או פיתוח חומרה - חובה
- הכרת כלים לפיתוח תוכנה ושימוש בתוכנת ATEasy, TestStand יתרון
- רקע במערכות משולבות, RF, אופטיקה ותקשורת - יתרון
- הבנה בתקשורת מחשבים, שילובים ובדיקות מערכת יתרון
- רמת אנגלית גבוהה המשרה מיועדת לנשים ולגברים כאחד.
 
עוד...
הגשת מועמדות
עדכון קורות החיים לפני שליחה
113157
שירות זה פתוח ללקוחות VIP בלבד
דיווח על תוכן לא הולם או מפלה
מה השם שלך?
תיאור
שליחה
תודה על שיתוף הפעולה
מודים לך שלקחת חלק בשיפור התוכן שלנו :)
1 ימים
Google Israel
Location: Haifa and Tel Aviv-Yafo
Job Type: Full Time
Be part of a team that pushes boundaries, developing custom silicon solutions that power the future of Google's direct-to-consumer products. You'll contribute to the innovation behind products loved by millions worldwide. Your expertise will shape the next generation of hardware experiences, delivering unparalleled performance, efficiency, and integration.
As a Senior Design Verification Engineer, you will work as a part of a Research and Development team. You will build verification components, constrained-random testing, system testing, and drive verification closure.

In this role, you will verify digital designs. You will collaborate closely with design and verification engineers on projects and perform direct verification. You will build efficient and effective constrained-random verification environments that exercise designs through their corner-cases and expose all types of bugs. You will manage the full life-cycle of verification, which can range from verification planning, test execution, to collecting and closing coverage.

Behind everything our users see online is the architecture built by the Technical Infrastructure team to keep it running. From developing and maintaining our data centers to building the next generation of Google platforms, we make Google's product portfolio possible. We're proud to be our engineers' engineers and love voiding warranties by taking things apart so we can rebuild them. We keep our networks up and running, ensuring our users have the best and fastest experience possible.
Responsibilities
Plan the verification of digital design blocks by fully understanding the design specification and interacting with design engineers to identify important verification scenarios.
Create and enhance constrained-random verification environments using SystemVerilog and Universal Verification Methodology (UVM) or formally verify designs with SystemVerilog Assertions (SVA) and industry leading formal tools.
Identify and write all types of coverage measures for corner-cases.
Debug tests with design engineers to deliver functionally correct design blocks.
Close coverage measures to identify verification holes and to show progress towards tape-out.
Requirements:
Minimum qualifications:
Bachelor's degree in Electrical Engineering or equivalent practical experience.
8 years of experience with creating and using verification components and environments in standard verification methodology.
Experience verifying digital logic at RTL level using SystemVerilog or Specman/E for Field Programmable Gate Arrays (FPGAs) or ASICs.

Preferred qualifications:
Master's or PhD degree in Electrical Engineering, or a related technical field.
Experience with verification techniques, and the full verification life-cycle.
Experience with performance verification of ASICs and ASIC components.
Experience with ASIC standard interfaces and memory system architecture.
.המשרה מיועדת לנשים ולגברים כאחד
 
Show more...
הגשת מועמדות
עדכון קורות החיים לפני שליחה
118400
שירות זה פתוח ללקוחות VIP בלבד
דיווח על תוכן לא הולם או מפלה
מה השם שלך?
תיאור
שליחה
תודה על שיתוף הפעולה
מודים לך שלקחת חלק בשיפור התוכן שלנו :)
1 ימים
Google Israel
Location: Haifa and Tel Aviv-Yafo
Job Type: Full Time
Be part of a team that pushes boundaries, developing custom silicon solutions that power the future of Google's direct-to-consumer products. You'll contribute to the innovation behind products loved by millions worldwide. Your expertise will shape the next generation of hardware experiences, delivering unparalleled performance, efficiency, and integration.
As a CPU Design Verification Engineer, you will work as part of a Research and Development team, and you will build verification components, constrained-random testing, system testing, and verification closure. As part of our server chip design team, you will verify digital designs. You will collaborate closely with design and verification engineers in projects and perform direct verification. You'll build efficient and effective constrained-random verification environments that exercise designs through their corner-cases and expose all types of bugs. You will manage the full lifecycle of verification which can range from verification planning, test execution or collecting, and closing coverage.

The ML, Systems, & Cloud AI (MSCA) organization at Google designs, implements, and manages the hardware, software, machine learning, and systems infrastructure for all Google services (Search, YouTube, etc.) and Google Cloud. Our end users are Googlers, Cloud customers and the billions of people who use Google services around the world.

We prioritize security, efficiency, and reliability across everything we do - from developing our latest TPUs to running a global network, while driving towards shaping the future of hyperscale computing. Our global impact spans software and hardware, including Google Clouds Vertex AI, the leading AI platform for bringing Gemini models to enterprise customers.

Responsibilities
Plan the verification of digital design blocks by fully understanding the design specification and interacting with design engineers to identify important verification scenarios.
Create and enhance constrained-random verification environments using SystemVerilog/UVM, or Specman.
Identify and write all types of coverage measures for stimulus and corner-cases.
Debug tests with design engineers to deliver functionally correct design blocks.
Lead coverage measures to identify verification holes and to show progress towards tape-out.
Requirements:
Minimum qualifications:
Bachelor's degree in Electrical Engineering or equivalent practical experience.
3 years of experience verifying digital logic at RTL level using SystemVerilog, or Specman/E for FPGAs or ASICs.
Experience creating and using verification components and environments in standard verification methodology.
Experience verifying digital systems using standard IP
components/interconnects (microprocessor cores, hierarchical memory
subsystems).

Preferred qualifications:
Masters degree in Electrical Engineering, Computer Science, or related field.
Experience with UVM, SystemVerilog, or other scripting languages (e.g. Python, Perl, Shell, Bash, etc.).
Experience with CPU implementation, assembly language, or compute System on a Chip (SOC).
.המשרה מיועדת לנשים ולגברים כאחד
 
Show more...
הגשת מועמדות
עדכון קורות החיים לפני שליחה
118440
שירות זה פתוח ללקוחות VIP בלבד
דיווח על תוכן לא הולם או מפלה
מה השם שלך?
תיאור
שליחה
תודה על שיתוף הפעולה
מודים לך שלקחת חלק בשיפור התוכן שלנו :)
1 ימים
Google Israel
Location: Haifa and Tel Aviv-Yafo
Job Type: Full Time
Be part of a team that pushes boundaries, developing custom silicon solutions that power the future of Google's direct-to-consumer products. You'll contribute to the innovation behind products loved by millions worldwide. Your expertise will shape the next generation of hardware experiences, delivering unparalleled performance, efficiency, and integration.
As an Executive CPU Design Verification Engineer, you will be a part of Research and Development team to verify digital designs, develop constrained-randomn test environments and drive system testing to closure. You will collaborate with design and verification teams, manage the verification life-cycle and uncover bugs through rigorous corner-case testing.

The ML, Systems, & Cloud AI (MSCA) organization at Google designs, implements, and manages the hardware, software, machine learning, and systems infrastructure for all Google services (Search, YouTube, etc.) and Google Cloud. Our end users are Googlers, Cloud customers and the billions of people who use Google services around the world.

We prioritize security, efficiency, and reliability across everything we do - from developing our latest TPUs to running a global network, while driving towards shaping the future of hyperscale computing. Our global impact spans software and hardware, including Google Clouds Vertex AI, the leading AI platform for bringing Gemini models to enterprise customers.

Responsibilities
Plan and execute the verification of digital design blocks by understanding specifications and working with design engineers to define key verification scenarios.
Develop and refine random verification environments using SystemVerilog/UVM or Specman to ensure effective test coverage.
Define and implement various coverage measures to capture stimulus and corner-case scenarios.
Collaborate with design engineers to debug tests and ensure functional correctness of design blocks.
Drive coverage analysis to identify verification gaps and demonstrate progress towards tape-out.
Requirements:
Minimum qualifications:
Bachelor's degree in Electrical Engineering or equivalent practical experience.
8 years of experience verifying digital logic at Register-Transfer Level (RTL) using SystemVerilog or Specman/E for Field Programmable Gate Arrays (FPGAs) or Application-specific integrated circuit (ASICs).
Experience with Central Processing Unit (CPU) implementation, assembly language, or compute System on a Chip (SOC).
Experience verifying digital systems using standard IP components/interconnects (microprocessor cores, hierarchical memory subsystems).
Experience creating and using verification components and environments in standard verification methodology.

Preferred qualifications:
Masters degree in Electrical Engineering or Computer Science.
Experience with UVM, SystemVerilog, or other scripting languages (e.g., Python, Perl, Shell, Bash, etc.).
.המשרה מיועדת לנשים ולגברים כאחד
 
Show more...
הגשת מועמדות
עדכון קורות החיים לפני שליחה
118413
שירות זה פתוח ללקוחות VIP בלבד
דיווח על תוכן לא הולם או מפלה
מה השם שלך?
תיאור
שליחה
תודה על שיתוף הפעולה
מודים לך שלקחת חלק בשיפור התוכן שלנו :)
1 ימים
Google Israel
Location: Haifa and Tel Aviv-Yafo
Job Type: Full Time
Be part of a team that pushes boundaries, developing custom silicon solutions that power the future of Google's direct-to-consumer products. You'll contribute to the innovation behind products loved by millions worldwide. Your expertise will shape the next generation of hardware experiences, delivering unparalleled performance, efficiency, and integration.
As a CPU Design Verification Engineer, you will work as part of a Research and Development team building verification components, constrained-random testing, system testing, and verification closure. As part of our server chip design team, you will verify complex digital designs. You will collaborate with design and verification engineers in active projects and perform verification. You will be responsible for the full lifecycle of verification which can range from verification planning, test execution, or collecting and closing coverage.

Behind everything our users see online is the architecture built by the Technical Infrastructure team to keep it running. From developing and maintaining our data centers to building the next generation of Google platforms, we make Google's product portfolio possible. We're proud to be our engineers' engineers and love voiding warranties by taking things apart so we can rebuild them. We keep our networks up and running, ensuring our users have the best and fastest experience possible.

Responsibilities
Plan the verification of digital design blocks by fully understanding the design specification and interacting with design engineers to identify important verification scenarios.
Create and enhance constrained-random verification environments using SystemVerilog or formally verify designs with SystemVerilog Assertions (SVA) and industry leading formal tools.
Identify and write all types of coverage measures for stimulus and corner-cases.
Debug tests with design engineers to deliver functionally correct design blocks.
Apply close coverage measures to identify verification holes and to show progress towards tape-out.
Requirements:
Minimum qualifications:
Bachelor's degree in Electrical Engineering, Computer Engineering, Computer Science, or a related field, or equivalent practical experience.
Experience creating and using verification components and environments in standard verification methodology.
Experience verifying digital logic at Register Transfer Level (RTL) level using SystemVerilog or Specman/E for Field Programmable Gate Arrays or ASICs.

Preferred qualifications:
Masters degree in Electrical Engineering or Computer Science.
Experience with Universal Verification Methodology (UVM), SystemVerilog, or other scripting languages (e.g., Python, Perl, Shell, Bash, etc.).
Experience with CPU implementation, assembly language, or compute SOCs.
.המשרה מיועדת לנשים ולגברים כאחד
 
Show more...
הגשת מועמדות
עדכון קורות החיים לפני שליחה
118414
שירות זה פתוח ללקוחות VIP בלבד
דיווח על תוכן לא הולם או מפלה
מה השם שלך?
תיאור
שליחה
תודה על שיתוף הפעולה
מודים לך שלקחת חלק בשיפור התוכן שלנו :)
1 ימים
Google Israel
Location: Tel Aviv-Yafo
Job Type: Full Time
Be part of a team that pushes boundaries, developing custom silicon solutions that power the future of Google's direct-to-consumer products. You'll contribute to the innovation behind products loved by millions worldwide. Your expertise will shape the next generation of hardware experiences, delivering unparalleled performance, efficiency, and integration.
In this role, you will work as part of a Research and Development team. You will build verification components, constrained-random testing, system testing, and verification closure. You will verify digital designs and collaborate with design and verification engineers in projects and perform direct verification. You will build efficient and effective constrained-random verification environments that exercise designs through their corner-cases and expose all types of bugs. You will manage the full life-cycle of verification which can range from verification planning, test execution or collecting, and closing coverage.

The ML, Systems, & Cloud AI (MSCA) organization at Google designs, implements, and manages the hardware, software, machine learning, and systems infrastructure for all Google services (Search, YouTube, etc.) and Google Cloud. Our end users are Googlers, Cloud customers and the billions of people who use Google services around the world.

We prioritize security, efficiency, and reliability across everything we do - from developing our latest TPUs to running a global network, while driving towards shaping the future of hyperscale computing. Our global impact spans software and hardware, including Google Clouds Vertex AI, the leading AI platform for bringing Gemini models to enterprise customers.

Responsibilities
Plan the verification of digital design blocks by understanding the design specification and interacting with design engineers to identify important verification scenarios.
Create and enhance constrained-random verification environments using SystemVerilog or formally verify designs with Strategic Value Add (SVA) and industry leading formal tools.
Identify and write all types of coverage measures for stimulus and corner-cases.
Debug tests with design engineers to deliver functionally correct design blocks.
Close coverage measures to identify verification holes and to show progress towards tape-out.
Requirements:
Minimum qualifications:
Bachelor's degree in Electrical Engineering or equivalent practical experience.
4 years of experience working with design networking like Remote Direct Memory Access (RDMA) or packet processing and system design principles for low latency, throughput, security, and reliability.
Experience in creating and using verification components and environments in standard verification methodology.

Preferred qualifications:
Experience in verifying digital systems using standard Internet Protocol (IP) components or interconnects (e.g., microprocessor cores, hierarchical memory subsystems).
Experience in Transmission Control Protocol (TCP), IP, Ethernet, PCIE and Dynamic random-access memory (DRAM), Network on Chip (NoC) principles and protocols.
Experience in estimating performance by analysis, modeling, and network simulation in defining and driving performance test plans.
Experience with verification techniques, and the full verification life-cycle.
Experience with performance verification of ASICs and ASIC components.
Experience with ASIC standard interfaces and memory system architecture.
.המשרה מיועדת לנשים ולגברים כאחד
 
Show more...
הגשת מועמדות
עדכון קורות החיים לפני שליחה
118425
שירות זה פתוח ללקוחות VIP בלבד
דיווח על תוכן לא הולם או מפלה
מה השם שלך?
תיאור
שליחה
תודה על שיתוף הפעולה
מודים לך שלקחת חלק בשיפור התוכן שלנו :)
 

חברת השמה / כח אדם

2 ימים
SVT
Location: Tel Aviv-Yafo
Job Type: Full Time
system Engineer Manager
TLV | Hybrid

Job Description:
We are seeking an experienced and highly motivated Hardware team lead to join our team. This key role includes full responsibility for system engineering and for managing hardware development projects with subcontractors. The ideal candidate will have hands-on experience in complex hardware systems, particularly in one or more of the following areas: AI hardware, video processing, or weapon systems.

Responsibilities:
* Lead hardware development projects end-to-end, from requirements through delivery.
* Define and manage system architecture and interfaces.
* Coordinate and supervise the work of external subcontractors and vendors.
* Collaborate closely with software, mechanical, and system teams to ensure smooth integration.
* Ensure compliance with industry and military standards.
Requirements:
Requirements:
* B.Sc. in Electrical Engineering, Electro-mechanics, Electro-Eoptics or a related field - mandatory.
* At least 5 years of combined engineering and managerial experience.
* Proven experience in the defense industry mandatory
* Experience in board design - advantage
* Proven experience in preparing technical surveys/reports
* Proven track record in leading hardware development projects.
* Background in AI-based systems, video systems, or weapon platforms an advantage.
* Strong technical leadership and project management skills.
* Excellent communication and teamwork capabilities.
* Fluent in professional and spoken English, with the ability to communicate effectively in international business environments

Advantages:
* Experience in defense-related hardware development.
* M.Sc. or higher degree.
* Familiarity with military standards and procurement processes.
.המשרה מיועדת לנשים ולגברים כאחד
 
Show more...
הגשת מועמדות
עדכון קורות החיים לפני שליחה
119021
שירות זה פתוח ללקוחות VIP בלבד
דיווח על תוכן לא הולם או מפלה
מה השם שלך?
תיאור
שליחה
תודה על שיתוף הפעולה
מודים לך שלקחת חלק בשיפור התוכן שלנו :)
3 ימים
אלביט מערכות
מיקום המשרה: חולון
סוג משרה: משרה מלאה
לאתר החברה בחולון דרוש.ה ארכיטקט.ית חומרה

התפקיד כולל:
הגדרת ארכיטקטורה והובלת פיתוח מוצר חומרה ברמת מכלול LRU או אבן בניין. התפקיד כולל הגדרת ארכיטקטורת חומרה, ניהול טכני ותוכנית עבודה, ריכוז ותיאום ממשקים פנימיים וחיצוניים להנדסה. הובלת מענה טכני, תמחור והצעות מול הקווים העסקיים. ריכוז תמיכה בהמדסת מערכת בקו העסקי, סנכרון ותאום בין גופי הנדסה, תאום ויישום תוכנית האינטגרציה והבדיקות.
דרישות:
תואר ראשון בהנדסת חשמל/אלקטרוניקה
5 שנות ניסיון בפיתוח חומרה ואינטגרציית מערכות חומרה
יכולת עבודה בריבוי ממשקים ועבודה בצוות

*פניות מתאימות בלבד יענו המשרה מיועדת לנשים ולגברים כאחד.
 
עוד...
הגשת מועמדות
עדכון קורות החיים לפני שליחה
111845
שירות זה פתוח ללקוחות VIP בלבד
דיווח על תוכן לא הולם או מפלה
מה השם שלך?
תיאור
שליחה
תודה על שיתוף הפעולה
מודים לך שלקחת חלק בשיפור התוכן שלנו :)
3 ימים
מיקום המשרה: אשדוד
סוג משרה: משרה מלאה
דרוש/ה מפתח/ת rt לחברה ביטחונית באשדוד
דרישות:
- השכלה רלוונטית (הנדסת תוכנה /מדעי מחשב / הנדסת חשמל/אלקטרוניקה)
- ניסיון של למעלה מ3 שנים בפיתוח
object oriented programming in C ++
Real time operating system
- היכרות וניסיון עם עולם החומרה ומערכות ההפעלה VxWorks או Linux
- עדיפות לבעלי ידע במערכות משובצות
- יכולת למידה עצמית, עבודה בצוות ויכולת עבודה במספר פרויקטים במקביל המשרה מיועדת לנשים ולגברים כאחד.
 
עוד...
הגשת מועמדות
עדכון קורות החיים לפני שליחה
112460
שירות זה פתוח ללקוחות VIP בלבד
דיווח על תוכן לא הולם או מפלה
מה השם שלך?
תיאור
שליחה
תודה על שיתוף הפעולה
מודים לך שלקחת חלק בשיפור התוכן שלנו :)
 

חברת השמה / כח אדם

4 ימים
קורן טק טכנולוגיות
מיקום המשרה: יהוד מונוסון
סוג משרה: משרה מלאה
* פיתוח כרטיסים אלקטרוניים משלב הגדרת הדרישות
* כתיבת מפרטים
* ביצוע תכן ראשוני ומפורט
* תכנון המעגל החשמלי והפעלת מהנדסי מכאניקה/תרמיקה/אמינות
* הגדרה וביצוע של בדיקות ושילובים
* העברה לייצור ותמיכה בייצור
* חקר תקלות
דרישות:
* תואר ראשון בהנדסת חשמל ואלקטרוניקה- חובה
* לפחות 5 שנות ניסיון בפיתוח כרטיסים אלקטרוניים ספרתיים ואנלוגים- חובה
* היכרות עם מעבדים, רכיבים מתוכנתים, רכיבי זיכרון וממשקים- יתרון משמעותי
* ניסיון בשילובי מערכת חומרה, תוכנה - יתרון משמעותי
* היכרות עם פרוטוקולי תקשורת נפוצים (1553, Ethernet, Space-Wire, SPI, UART)- יתרון המשרה מיועדת לנשים ולגברים כאחד.
 
עוד...
הגשת מועמדות
עדכון קורות החיים לפני שליחה
114009
שירות זה פתוח ללקוחות VIP בלבד
דיווח על תוכן לא הולם או מפלה
מה השם שלך?
תיאור
שליחה
תודה על שיתוף הפעולה
מודים לך שלקחת חלק בשיפור התוכן שלנו :)
 

חברת השמה / כח אדם

4 ימים
TOP SOFT טופ סופט - השמה ומיקור חוץ
מיקום המשרה: שפיים
חברת טכנולוגיה בינלאומית פורצת דרך בתחום ה-Medical Device מחפשת מנהיג/ה תפעולי/ת בכיר/ה, שמגיע/ה עם ניסיון מוכח בניהול ייצור, פיתוח חומרה והובלת פעילות עסקית בחברות בצמיחה.

המשרה ממוקמת באזור שפיים, ישראל, בדיווח לדירקטוריון החברה הגלובלי.

תחומי אחריות:
הובלת תפעול כולל: ייצור, הנדסה, לוגיסטיקה ופיתוח מוצר
ניהול תהליכי פיתוח וייצור של חומרה רפואית מתקדמת משלב הרעיון ועד ייצור סדרתי
שיפור ביצועים תפעוליים והתייעלות תהליכית
שותפות מלאה באסטרטגיה העסקית ובתהליכי קבלת החלטות מול הנהלה גלובלית
ניהול מכירות גלובליות מול שווקי יעד, כולל ארה"ב
בניית שותפויות עם ספקים, יצרנים ולקוחות אסטרטגיים
הובלת צוותי ניהול בישראל ודיווח גלובלי
דרישות:
-ניסיון בתפקיד COO / VP Operations בחברה בתחום Medical Device
-ניסיון משמעותי בניהול ייצור של חומרה (Hardware) חובה
-רקע בהובלת פיתוח מוצר מולטי-דיסציפלינרי ( חומרה + תוכנה Mobile/Web)
-הבנה עמוקה של דינמיקת חברות סטארט-אפ / צומחות
-ניסיון בעבודה עם שווקים בינלאומיים, כולל מכירה לשוק הצרכני (B2C)
-ניסיון בניהול צוותים מרובי תחומים (ייצור, פיתוח, שיווק, כספים)
-כישורי תקשורת גבוהים, כריזמה ונוכחות ניהולית
-תואר ראשון בהנדסה / מדעים מדויקים / טכנולוגיה חובה
-תואר שני יתרון המשרה מיועדת לנשים ולגברים כאחד.
 
עוד...
הגשת מועמדות
עדכון קורות החיים לפני שליחה
110782
שירות זה פתוח ללקוחות VIP בלבד
דיווח על תוכן לא הולם או מפלה
מה השם שלך?
תיאור
שליחה
תודה על שיתוף הפעולה
מודים לך שלקחת חלק בשיפור התוכן שלנו :)
4 ימים
אלביט מערכות
מיקום המשרה: מספר מקומות
סוג משרה: משרה מלאה
לאתר החברה ביוקנעם דרוש.ה מהנדס.ת BOARD DESIGN לקבוצה העוסקת בפיתוח מוצרים בתחום היבשה
העבודה הינה החל משלב התכנון הראשוני עד לשלב האינטגרציה במערכת והעברה לייצור
דרישות:
תואר ראשון בהנדסת חשמל / אלקטרוניקה
ניסיון של 3 שנים לפחות בפיתוח
יכולת פיתוח עצמאית של כרטיס בכל שלבי הפיתוח השונים
ידע וניסיון בפיתוח FPGA- יתרון
ידע וניסיון בתחום הווידאו- יתרון
ניסיון בפיתוח מוצרים צבאיים יתרון
יכולת עבודה בצוות

*הפניה מיועדת לנשים וגברים כאחד
**רק פניות מתאימות יענו המשרה מיועדת לנשים ולגברים כאחד.
 
עוד...
הגשת מועמדות
עדכון קורות החיים לפני שליחה
101556
שירות זה פתוח ללקוחות VIP בלבד
משרות שנמחקו