דרושים » פיתוח תוכנה » ATE Tech Leader

דיווח על תוכן לא הולם או מפלה
מה השם שלך?
תיאור
שליחה
תודה על שיתוף הפעולה
מודים לך שלקחת חלק בשיפור התוכן שלנו :)
1 ימים
חברה חסויה
Location: More than one
Job Type: Full Time and Hybrid work
Oversee weekly activities of the ATE team, ensuring effective management of day-to-day activities and coordination with other departments
Participate in annual and monthly planning for the department with the Engineering Manager
Design and develop TEST plans and TEST designs based on R D TEST requirements (including involvement in testability aspects for new products)
Development of automatic tests for production line, hardware, and software configurations and troubleshooting
Responsibility for documentation, technical instructions, SOW documents, ATP, etc.
Duplicate TEST tools (responsible for the whole process: purchasing, assembly, testing and release)
Responsibility for TEST tool development and support
Requirements:
Bachelors degree in electrical engineering or experienced Electrical Practical Engineer
At least 4 years of experience in developing automatic tests for the production line
2+ years of experience leading and managing a small team
Proven hardware design experience - OrCAD and Allegro preferred
Knowledge and experience in software development using LABVIEW - a significant advantage
High verbal and written communication ability in Hebrew and English
Personal skills: Ability to work independently or in a team of engineers, service-oriented, efficient, and task oriented
.המשרה מיועדת לנשים ולגברים כאחד
 
Hide
הגשת מועמדות
עדכון קורות החיים לפני שליחה
108006
שירות זה פתוח ללקוחות VIP בלבד
משרות דומות שיכולות לעניין אותך
דיווח על תוכן לא הולם או מפלה
מה השם שלך?
תיאור
שליחה
תודה על שיתוף הפעולה
מודים לך שלקחת חלק בשיפור התוכן שלנו :)
6 ימים
Cisco
Location: Caesarea
Job Type: Full Time
Join the Cisco Silicon One team, working at the core of our silicon development for web-scale and service provider networks. This team offers a unique and exciting experience for Program Managers by combining the resources of a large, multi-geography silicon organization with a startup-like culture that promotes growth and innovation.

Your Impact

As a Program Manager, you will:

Oversee and manage cross-functional infrastructure projects within a matrix organization, covering various functional areas such as Silicon Engineering, Platform, Software, Hardware Systems, Sourcing & Operations, and vendors.
Drive and manage ASIC development and subsystems from concept through to production in collaboration with internal teams and external vendors.
Provide hands-on program management throughout the full development cycle of silicon and firmware, including concept, design, development, fabrication, validation, and production release.
Work closely with the software, hardware, and architecture teams to align with product requirements and ensure all constraints are met.
Lead process improvements across multiple teams and functions to drive better collaboration and efficiency.
Independently manage complex projects with minimal supervision, ensuring timelines and milestones are met.
Deliver high-quality ASIC solutions and systems products while collaborating with product management and architecture teams.
Requirements:
Who You Are

You have a Bachelor's degree in Computer Science, Electrical Engineering, or a related technical field.
You bring 8+ years of experience in ASIC development and 3+ years in Program or Product Management or Technical/Engineering management.
You have proven leadership skills, with the ability to manage projects from technical details to the big picture.
You possess strong experience in managing the ASIC design flow, including architecture, micro-architecture, RTL, synthesis, functional verification, and physical layout.
You excel in interpersonal communication, relationship building, and collaboration within cross-functional teams.
You have excellent organizational and leadership skills, and are capable of multitasking in a fast-paced environment.
Experience in pre-silicon testing (Emulation, FPGA) and post-silicon validation is preferred.
Preferred Qualifications

Familiarity with Networking technologies and concepts.
Experience with scripting languages such as Python, Perl, or TCL.
Experience with formal verification tools and emulation.
Excellent strategic planning and communication skills, with a self-motivated focus on execution.
.המשרה מיועדת לנשים ולגברים כאחד
 
Show more...
הגשת מועמדות
עדכון קורות החיים לפני שליחה
107320
שירות זה פתוח ללקוחות VIP בלבד
דיווח על תוכן לא הולם או מפלה
מה השם שלך?
תיאור
שליחה
תודה על שיתוף הפעולה
מודים לך שלקחת חלק בשיפור התוכן שלנו :)
4 ימים
מיטרוניקס
Location: More than one
Job Type: Full Time and Hybrid work
We are looking for a hands-on ATE LabView Engineer with extensive experience in LabVIEW and interface with testing instruments (ICT, spectrum analyzer etc.) As LabVIEW SW Developer, you will collaborate with Mechanical and Electronic engineers to define, design, develop, TEST, debugging, and maintain automatic testing systems.

Responsibilities:

Early Involvement in SW development phase to ensure that product meet DFT requirements.
Design, modify and maintain LabVIEW SW modules for automatic testing system.
Work with Mechanical, Electronic, and testing engineers to specify SW requirements.
Document SW including requirements, design, flowchart and troubleshooting.
Follow best practices for SW development, Code review debugging, archiving and version control.
Manage SW automated TEST equipment projects.
Requirements:
B.Sc. in SW or Electronics Engineering.
3-5 years of experience in LabVIEW SW.
Proven experience in automation TEST equipment design.
Proven experience working with laboratory tools such as: Scope, Signal Analyzer and Spectrum Analyzer.
Experience in SQL, DB and Big Data - Advantage.
Experience in WIFI, cellular and BLE Communication protocol - Advantage.
Experience in ERP PLM - Advantage.
Experience in agile methodology - Advantage.
.המשרה מיועדת לנשים ולגברים כאחד
 
Show more...
הגשת מועמדות
עדכון קורות החיים לפני שליחה
98556
שירות זה פתוח ללקוחות VIP בלבד
דיווח על תוכן לא הולם או מפלה
מה השם שלך?
תיאור
שליחה
תודה על שיתוף הפעולה
מודים לך שלקחת חלק בשיפור התוכן שלנו :)
3 ימים
Google Israel
Location: Haifa and Tel Aviv-Yafo
Job Type: Full Time
Be part of a team that pushes boundaries, developing custom silicon solutions that power the future of Google's direct-to-consumer products. You'll contribute to the innovation behind products loved by millions worldwide. Your expertise will shape the next generation of hardware experiences, delivering unparalleled performance, efficiency, and integration.

In this role, you will use Application-Specific Integrated Circuit (ASIC) design to be part of a team that creates the System on a Chip (SoC) design cycle from start to finish. You will collaborate with design and verification engineers in projects, creating architecture definitions with Register-Transfer Level (RTL) coding, and running block level simulations. You will contribute in ASIC designs from design specification to production. You will collaborate with members of architecture, software, verification, power, timing, synthesis and more to specify and deliver high quality SoC/RTL. You will also solve technical problems with micro-architecture and solutions, and evaluate design options with performance, power, and area.The ML, Systems, & Cloud AI (MSCA) organization at Google designs, implements, and manages the hardware, software, machine learning, and systems infrastructure for all Google services (Search, YouTube, etc.) and Google Cloud. Our end users are Googlers, Cloud customers and the billions of people who use Google services around the world.

We prioritize security, efficiency, and reliability across everything we do - from developing our latest TPUs to running a global network, while driving towards shaping the future of hyperscale computing. Our global impact spans software and hardware, including Google Clouds Vertex AI, the leading AI platform for bringing Gemini models to enterprise customers.
Responsibilities
Define the SoC/block level design document such as interface protocol, block diagram, transaction flow, pipeline, etc.
Perform Register-Transfer Level (RTL) development (e.g., coding and debug in Verilog, System Verilog), function/performance simulation debug and Lint/Cyber Defense Center/Formal Verification/Unified Power Format checks.
Participate in synthesis, timing/power closure, and Application-Specific Integrated Circuit (ASIC) silicon bring-up.
Participate in test plan and coverage analysis of the block and SOC-level verification.
Communicate and work with multi-disciplined and multi-site teams.
Requirements:
Minimum qualifications:
Bachelor's degree in Electrical Engineering, Computer Engineering, Computer Science, or a related field, or equivalent practical experience.
3 years of experience with digital reasoning design principles, Register-Transfer Level (RTL) design concepts, and languages such as Verilog or System Verilog.
Experience with reasoning synthesis techniques to optimize Register-Transfer Level (RTL) code, performance and power as well as low-power design techniques.
Experience in reasoning design and debug with Design Verification (DV).

Preferred qualifications:
Experience with a scripting language like Python or Perl.
Experience with design sign off and quality tools (e.g. Clock Domain Crossing (CDC), etc.)
Knowledge of SOC architecture and assertion-based formal verification.
Knowledge in one of these areas: Peripheral Component Interconnect Express (PCIe), Universal Chiplet Interconnect Express (UCIe), Double Data Rate SDRAM (DDR), Advanced eXtensible Interface (AXI), ARM processors.
Knowledge of high performance and low power design techniques.
.המשרה מיועדת לנשים ולגברים כאחד
 
Show more...
הגשת מועמדות
עדכון קורות החיים לפני שליחה
107782
שירות זה פתוח ללקוחות VIP בלבד
דיווח על תוכן לא הולם או מפלה
מה השם שלך?
תיאור
שליחה
תודה על שיתוף הפעולה
מודים לך שלקחת חלק בשיפור התוכן שלנו :)
3 ימים
Google Israel
Location: Haifa and Tel Aviv-Yafo
Job Type: Full Time
Be part of a team that pushes boundaries, developing custom silicon solutions that power the future of Google's direct-to-consumer products. You'll contribute to the innovation behind products loved by millions worldwide. Your expertise will shape the next generation of hardware experiences, delivering unparalleled performance, efficiency, and integration.
As a CPU Design Verification Engineer, you will work as part of a Research and Development team, and you will build verification components, constrained-random testing, system testing, and verification closure. As part of our server chip design team, you will verify digital designs. You will collaborate closely with design and verification engineers in projects and perform direct verification. You'll build efficient and effective constrained-random verification environments that exercise designs through their corner-cases and expose all types of bugs. You will manage the full lifecycle of verification which can range from verification planning, test execution or collecting, and closing coverage.

The ML, Systems, & Cloud AI (MSCA) organization at Google designs, implements, and manages the hardware, software, machine learning, and systems infrastructure for all Google services (Search, YouTube, etc.) and Google Cloud. Our end users are Googlers, Cloud customers and the billions of people who use Google services around the world.

We prioritize security, efficiency, and reliability across everything we do - from developing our latest TPUs to running a global network, while driving towards shaping the future of hyperscale computing. Our global impact spans software and hardware, including Google Clouds Vertex AI, the leading AI platform for bringing Gemini models to enterprise customers.

Responsibilities
Plan the verification of digital design blocks by fully understanding the design specification and interacting with design engineers to identify important verification scenarios.
Create and enhance constrained-random verification environments using SystemVerilog/UVM, or Specman.
Identify and write all types of coverage measures for stimulus and corner-cases.
Debug tests with design engineers to deliver functionally correct design blocks.
Lead coverage measures to identify verification holes and to show progress towards tape-out.
Requirements:
Minimum qualifications:
Bachelor's degree in Electrical Engineering or equivalent practical experience.
3 years of experience verifying digital logic at RTL level using SystemVerilog, or Specman/E for FPGAs or ASICs.
Experience verifying digital systems using standard IP components/interconnects (microprocessor cores, hierarchical memory subsystems).
Experience creating and using verification components and environments in standard verification methodology.

Preferred qualifications:
Masters degree in Electrical Engineering, Computer Science, or related field.
Experience with UVM, SystemVerilog, or other scripting languages (e.g. Python, Perl, Shell, Bash, etc.).
Experience with CPU implementation, assembly language, or compute System on a Chip (SOC).
.המשרה מיועדת לנשים ולגברים כאחד
 
Show more...
הגשת מועמדות
עדכון קורות החיים לפני שליחה
107772
שירות זה פתוח ללקוחות VIP בלבד
דיווח על תוכן לא הולם או מפלה
מה השם שלך?
תיאור
שליחה
תודה על שיתוף הפעולה
מודים לך שלקחת חלק בשיפור התוכן שלנו :)
3 ימים
Google Israel
Location: Haifa and Tel Aviv-Yafo
Job Type: Full Time
Be part of a team that pushes boundaries, developing custom silicon solutions that power the future of Google's direct-to-consumer products. You'll contribute to the innovation behind products loved by millions worldwide. Your expertise will shape the next generation of hardware experiences, delivering unparalleled performance, efficiency, and integration.
As a System on a Chip (SoC) Power Engineer in Google Cloud, you will be part of the server chip design team. You will work on Power related flows across the chip development end to end. You will have the opportunity to impact the Google Cloud Infrastructure, combine the latest innovations in algorithms and integrate circuits to create CPU SoC solutions for Google Cloud. You will partner with hardware, software, and data center controls teams to provide silicon and technology roadmaps.

The ML, Systems, & Cloud AI (MSCA) organization at Google designs, implements, and manages the hardware, software, machine learning, and systems infrastructure for all Google services (Search, YouTube, etc.) and Google Cloud. Our end users are Googlers, Cloud customers and the billions of people who use Google services around the world.

We prioritize security, efficiency, and reliability across everything we do - from developing our latest TPUs to running a global network, while driving towards shaping the future of hyperscale computing. Our global impact spans software and hardware, including Google Clouds Vertex AI, the leading AI platform for bringing Gemini models to enterprise customers.
Responsibilities
Develop methodology of SoC roll up of power reduction, projection, configuration, test plan and tools.
Work intact with Architecture, Frontend and Backend teams driving power reduction features (both logic and circuit).
Manage power delivery and packaging teams with simulations and scenario definitions.
Work intact with Architecture and DV to define power scenarios and tests, debug, and integrate into the flow.
Track whether power goals are met throughout execution.
Requirements:
Minimum qualifications:
Bachelor's degree in Computer Science, Electrical Engineering, or a related technical field, or equivalent practical experience.
8 years of experience with power modeling, power delivery, and power distribution network/design.
Experience in power estimation and optimization flows and tools.
Experience with Vector based Physical Design Power Tools (e.g. PTPX Prime power).

Preferred qualifications:
Experience with power optimization techniques (multi Vth/power/voltage domain design, clock gating, power gating, DVFS/AVS, etc.) and power management.
Experience with scripting languages (i.e., Python, Perl, TCL or Bash).
Knowledge of the impact of software and architectural design decisions on power and thermal behavior of the system (thermal mitigation and scheduling, cross-layer policy design).
Knowledge of system software components (i.e., Linux, drivers, runtime performance analysis, etc.).
.המשרה מיועדת לנשים ולגברים כאחד
 
Show more...
הגשת מועמדות
עדכון קורות החיים לפני שליחה
107781
שירות זה פתוח ללקוחות VIP בלבד
דיווח על תוכן לא הולם או מפלה
מה השם שלך?
תיאור
שליחה
תודה על שיתוף הפעולה
מודים לך שלקחת חלק בשיפור התוכן שלנו :)
3 ימים
Google Israel
Location: Haifa and Tel Aviv-Yafo
Job Type: Full Time
Be part of a team that pushes boundaries, developing custom silicon solutions that power the future of Google's direct-to-consumer products. You'll contribute to the innovation behind products loved by millions worldwide. Your expertise will shape the next generation of hardware experiences, delivering unparalleled performance, efficiency, and integration.
As a Senior SoC Design Verification Engineer, you will work as part of a Research and Development team. You will build verification components, constrained-random testing, system testing, and drive verification closure.

As part of our server chip design team, you will verify digital designs. You will collaborate closely with design and verification engineers on projects and perform direct verification. You will build efficient and effective constrained-random verification environments that exercise designs through their corner-cases and expose all types of bugs. You will manage the full life-cycle of verification, which can range from verification planning, test execution, to collecting and closing coverage.

Behind everything our users see online is the architecture built by the Technical Infrastructure team to keep it running. From developing and maintaining our data centers to building the next generation of Google platforms, we make Google's product portfolio possible. We're proud to be our engineers' engineers and love voiding warranties by taking things apart so we can rebuild them. We keep our networks up and running, ensuring our users have the best and fastest experience possible.

Responsibilities
Plan the verification of digital design blocks by fully understanding the design specification and interacting with design engineers to identify important verification scenarios.
Create and enhance constrained-random verification environments using SystemVerilog and UVM, or formally verify designs with SVA and industry leading formal tools.
Identify and write all types of coverage measures for corner-cases.
Debug tests with design engineers to deliver functionally correct design blocks.
Close coverage measures to identify verification holes and to show progress towards tape-out.
Requirements:
Minimum qualifications:
Bachelor's degree in Electrical Engineering or equivalent practical experience.
8 years of experience with creating and using verification components and environments in standard verification methodology.
Experience verifying digital systems using standard IP components/interconnects (microprocessor cores, hierarchical memory subsystems).
Experience verifying digital logic at RTL level using SystemVerilog or Specman/E for FPGAs or ASICs.

Preferred qualifications:
Master's or PhD degree in Electrical Engineering.
Experience with verification techniques, and the full verification life cycle.
Experience with performance verification of ASICs and ASIC components.
Experience with ASIC standard interfaces and memory system architecture.
Experience in 4 or more SOC cycles.
.המשרה מיועדת לנשים ולגברים כאחד
 
Show more...
הגשת מועמדות
עדכון קורות החיים לפני שליחה
107803
שירות זה פתוח ללקוחות VIP בלבד
דיווח על תוכן לא הולם או מפלה
מה השם שלך?
תיאור
שליחה
תודה על שיתוף הפעולה
מודים לך שלקחת חלק בשיפור התוכן שלנו :)
 

חברת השמה / כח אדם

1 ימים
הרקלס גיוס השמה
Location: Haifa
Job Type: Full Time
This is a full-time on-site role for a software engineer, located in Haifa. The software engineer will be responsible for day-to-day tasks associated with software development, coding, testing, and debugging. The candidate will work in conjunction with the team to develop high-quality software with a focus on Embedded controllers for medical device systems.
Requirements:
Embedded CPU/MCU OS must
Proven experience in software development for at least 5 years must
Software development for medical devices products - must
PIC (Microchip) controllers development environment big advantage
Background in digital hardware - advantage
High/low-level control, drivers, and real time events handling advantage
C language
Establish and maintain methodologic design and documented code
Quick learner, analytical skills
Independent yet team player, interpersonal skills
Bachelor's or Master's degree in Computer Science or related field
.המשרה מיועדת לנשים ולגברים כאחד
 
Show more...
הגשת מועמדות
עדכון קורות החיים לפני שליחה
106087
שירות זה פתוח ללקוחות VIP בלבד
דיווח על תוכן לא הולם או מפלה
מה השם שלך?
תיאור
שליחה
תודה על שיתוף הפעולה
מודים לך שלקחת חלק בשיפור התוכן שלנו :)
 

חברת השמה / כח אדם

4 ימים
Experis Software
מיקום המשרה: חיפה
סוג משרה: משרה מלאה ועבודה היברידית
צוות מחקר של חברה מובילה מחפש/ת מהנדס/ת תוכנה מנוסה עם מומחיות ב- QA ואוטומציה של בדיקות.

חיפה | משרה מלאה | היברידית
דרישות:
- תואר ראשון (B.Sc. או B.A.) בתחום טכנולוגי, עם השכלה במדעי המחשב ותכנות.
- מיומנויות פיתוח בשפות מונחות עצמים, כגון JAVA, C++, Go.
- ניסיון בשימוש, פריסה ופיתוח בכלים לאוטומציה של ענן ומערכות אשכולות, לדוגמה RedHat Ansible.
- ניסיון מוכח בפיתוח ובדיקות של מערכות מבוזרות ובסביבת ענן.
- יכולת וניסיון בפריסה של מכונות וירטואליות (VMs) וקונטיינרים בענן.
- ידע בפריסה וניהול של יישומים מבוזרים ותוכנות תווך (middleware) הרצות על גבי סביבת ענן הכוללת לפחות 40 מכונות וירטואליות.
- ניסיון וידע בפיתוח וניהול סביבות תשתית בענן, כגון AWS, Azure.
- ניסיון וכישורים בכתיבה, הרצה וניפוי שגיאות של בדיקות יחידה, בדיקות אינטגרציה ובדיקות מערכת עבור מערכות מורכבות.
- ניסיון וכישורים ביישום וניהול של מסגרות אוטומציה של בדיקות.
- ניסיון בתכנות סקריפטים ב- Linux shell וידע בכלי ניהול מערכת Linux.
- שימוש, פריסה וניהול של פלטפורמות CI/CD כגון Jenkins ו-Github Actions. המשרה מיועדת לנשים ולגברים כאחד.
 
עוד...
הגשת מועמדות
עדכון קורות החיים לפני שליחה
107547
שירות זה פתוח ללקוחות VIP בלבד
דיווח על תוכן לא הולם או מפלה
מה השם שלך?
תיאור
שליחה
תודה על שיתוף הפעולה
מודים לך שלקחת חלק בשיפור התוכן שלנו :)
 

חברת השמה / כח אדם

1 ימים
גב מערכות
מיקום המשרה: כרמיאל וחיפה
סוג משרה: משרה מלאה
תכנון, פיתוח וביצוע תוכניות בדיקה לאוטומציה, מציאת תקלות במערכות, וכתיבת מפרטי בדיקות. עבודה עם כלים חדשניים ויכולת לעבוד על פרויקטים מגוונים ומאתגרים!
דרישות:
השכלה הנדסית רלוונטית ( תוכנה /אלקטרוניקה)
ניסיון של שלוש שנים לפחות בכתיבת בדיקות אוטומטיות
ידע בפרוטוקולי תקשורת (TCP/IP, RS422, SNMP, ועוד).
היכרות עם כלים אוטומטיים לבדיקות תוכנה.
יכולת ניתוח דרישות ואפיון תרחישי בדיקות. המשרה מיועדת לנשים ולגברים כאחד.
 
עוד...
הגשת מועמדות
עדכון קורות החיים לפני שליחה
100357
שירות זה פתוח ללקוחות VIP בלבד
דיווח על תוכן לא הולם או מפלה
מה השם שלך?
תיאור
שליחה
תודה על שיתוף הפעולה
מודים לך שלקחת חלק בשיפור התוכן שלנו :)
 

חברת השמה / כח אדם

1 ימים
וויופוינט השמות
מיקום המשרה: מספר מקומות
סוג משרה: משרה מלאה
לחברה היי טק דרוש/ה מהנדס חומרה
התפקיד כולל תכנון ופיתוח מערכות מבוססות אופטיקה משלב הרעיון
עד לשלב מוצר סופי לאחר בדיקות קבלה ובדיקות סביבה.
הובלת פיתוח מוצר, ניהול תוכנית עבודה, לו"ז ועבודה מול קבלני
משנה.
הגדרת ארכיטקטורה ופיתוח של כרטיסים אנלוגיים ודיגיטליים.
כתיבת ותחזוקת מפרטי חומרה)SPEC)שילוב חומרה - תוכנה.
הכרות עם כלי תכנון (CAD (בתחום, יתרון לתוכנת Orcad.
הבנה והכרות עם תהליכי עריכה, ייצור והרכבת מעגלים, ניסיון בליווי
קבלני משנה בתחום.
דרישות:
מהנדס אלקטרוניקה
ניסיון בחברה בעלת מוצר מולטידיספלינארי
ניסיון של לפחות 3 שנים בתפקיד Board design
ניסיון בשילוב רכיבי FPGA
ידע/ניסיון בפיתוח חומרה לוידאו אנלוגי ודיגיטלי
בעל/ת יחסי אנוש מצוינים המשרה מיועדת לנשים ולגברים כאחד.
 
עוד...
הגשת מועמדות
עדכון קורות החיים לפני שליחה
106407
שירות זה פתוח ללקוחות VIP בלבד