לימודים
עומדים לרשותכם
מיין לפי:
הכי חדש
הכי מתאים
הכי קרוב
לפי איזה ישוב תרצה שנמיין את התוצאות?

דיווח על תוכן לא הולם או מפלה
מה השם שלך?
תיאור
שליחה
תודה על שיתוף הפעולה
מודים לך שלקחת חלק בשיפור התוכן שלנו :)
לפני 3 שעות
קיבוץ חצרים
מיקום המשרה: חצרים
סוג משרה: משרה מלאה
שם התפקיד: עובד מחשוב, מ. מידע, ק. חצרים
כפיפות: מנהל מערכות מידע ק. חצרים
היקף המשרה 100%
מועד תחילת העבודה:
משימה מרכזית: תמיכה בתקלות מחשוב ותקשורת בכל פעילויות קיבוץ חצרים וחברותיו.
סביבת העבודה: משרד + שטח
שותפי התפקיד: צוות מ. מידע
מטלות התפקיד:
טיפול בתקלות מחשוב לעובדים בסביבה העיסקית
מתן שירות לחברי הקהילה בנושאי פורטל, טלפוניה וטלוויזיה בכבלים
תחזוקה ופיתוח תשתיות תקשורת
דרישות:
- ידע ושליטה בתחום המחשבים חובה
- הכרת Office 365 - חובה
- תוכנות office - חובה
- אינטרנט - חובה
- הכרת שפות תכנות יתרון
- תיפעול חומות אש יתרון
- ניסיון בתפעול מתגים - יתרון
- ניסיון במתן שרות מול קהל - חובה
- אחריות, יכולת למידה מהירה, יוזמה, אחריות, יכולת עבודה בצוות, תודעת שירות המשרה מיועדת לנשים ולגברים כאחד.
 
עוד...
הגשת מועמדות
עדכון קורות החיים לפני שליחה
113793
שירות זה פתוח ללקוחות VIP בלבד
דיווח על תוכן לא הולם או מפלה
מה השם שלך?
תיאור
שליחה
תודה על שיתוף הפעולה
מודים לך שלקחת חלק בשיפור התוכן שלנו :)
לפני 21 שעות
אלביט מערכות
מיקום המשרה: חולון
סוג משרה: משרה מלאה
לאתר החברה בחולון דרוש.ה ארכיטקט.ית חומרה

התפקיד כולל:
הגדרת ארכיטקטורה והובלת פיתוח מוצר חומרה ברמת מכלול LRU או אבן בניין. התפקיד כולל הגדרת ארכיטקטורת חומרה, ניהול טכני ותוכנית עבודה, ריכוז ותיאום ממשקים פנימיים וחיצוניים להנדסה. הובלת מענה טכני, תמחור והצעות מול הקווים העסקיים. ריכוז תמיכה בהמדסת מערכת בקו העסקי, סנכרון ותאום בין גופי הנדסה, תאום ויישום תוכנית האינטגרציה והבדיקות.
דרישות:
תואר ראשון בהנדסת חשמל/אלקטרוניקה
5 שנות ניסיון בפיתוח חומרה ואינטגרציית מערכות חומרה
יכולת עבודה בריבוי ממשקים ועבודה בצוות

*פניות מתאימות בלבד יענו המשרה מיועדת לנשים ולגברים כאחד.
 
עוד...
הגשת מועמדות
עדכון קורות החיים לפני שליחה
111845
שירות זה פתוח ללקוחות VIP בלבד
דיווח על תוכן לא הולם או מפלה
מה השם שלך?
תיאור
שליחה
תודה על שיתוף הפעולה
מודים לך שלקחת חלק בשיפור התוכן שלנו :)
לפני 21 שעות
אלביט מערכות
סוג משרה: משרה מלאה
לאתר החברה ברמת השרון דרוש.ה מהנדס.ת מערכת חומרה
במסגרת התפקיד:
ניתוח דרישות המערכת והגדרת ארכיטקטורה לפיתרון תוך כתיבת דרישות פנימיות לפיתוח יחידות או התאמות ליחידות קיימות הנדרשות
הובלה מולטידספלינארית של התכן, אינטגרציה, בדיקות, שילובים,כולל שלבי הרכבות אבי טיפוס, בדיקתם ואישורם
התאמות הצב"ד למערכות וליווי קב"מ
כתיבת מסמכים ומפרטים
דרישות:
תואר ראשון בהנדסת אלקטרוניקה 
 חמש שנות ניסיון לפחות בתכן והובלת פיתוח כרטיסים אלקטרוניים
 ניסיון בפיתוח מערכות מולטידספליריות, רצוי צבאיות
 יכולת הובלת צוות פיתוח מטריציוני מקצועי ופרויקטאלי
 ניסיון בכתיבת מפרטי דרישות, הגדרות, Spec, ICD, ATP
 נסיון באינטגרציות חומרה / תוכנה / מכניקה
 ניסיון בניהול והובלת פרויקט מולטידספלינארי
 יכולת למידה טובה וקליטה מהירה בסביבה אתגרית ומעניינת

*הפניה מיועדת לנשים וגברים כאחד
** רק פניות מתאימות יענו המשרה מיועדת לנשים ולגברים כאחד.
 
עוד...
הגשת מועמדות
עדכון קורות החיים לפני שליחה
88739
שירות זה פתוח ללקוחות VIP בלבד
דיווח על תוכן לא הולם או מפלה
מה השם שלך?
תיאור
שליחה
תודה על שיתוף הפעולה
מודים לך שלקחת חלק בשיפור התוכן שלנו :)
לפני 22 שעות
מיקום המשרה: אשדוד
סוג משרה: משרה מלאה
דרוש/ה מפתח/ת rt לחברה ביטחונית באשדוד
דרישות:
- השכלה רלוונטית (הנדסת תוכנה /מדעי מחשב / הנדסת חשמל/אלקטרוניקה)
- ניסיון של למעלה מ3 שנים בפיתוח
object oriented programming in C ++
Real time operating system
- היכרות וניסיון עם עולם החומרה ומערכות ההפעלה VxWorks או Linux
- עדיפות לבעלי ידע במערכות משובצות
- יכולת למידה עצמית, עבודה בצוות ויכולת עבודה במספר פרויקטים במקביל המשרה מיועדת לנשים ולגברים כאחד.
 
עוד...
הגשת מועמדות
עדכון קורות החיים לפני שליחה
112460
שירות זה פתוח ללקוחות VIP בלבד
דיווח על תוכן לא הולם או מפלה
מה השם שלך?
תיאור
שליחה
תודה על שיתוף הפעולה
מודים לך שלקחת חלק בשיפור התוכן שלנו :)
 

חברת השמה / כח אדם

1 ימים
טלדור מערכות מחשבים
מיקום המשרה: מודיעין מכבים רעות
סוג משרה: משרה מלאה
one Taldor מגייסת מנהל.ת פרויקטים לארגון גדול במודיעין
דרישות:
ניסיון של שנתיים ומעלה בניהול פרויקטים טכנולוגיים - חובה
ניסיון בעבודה בעולמות הדיגיטל - חובה המשרה מיועדת לנשים ולגברים כאחד.
 
עוד...
הגשת מועמדות
עדכון קורות החיים לפני שליחה
111444
שירות זה פתוח ללקוחות VIP בלבד
דיווח על תוכן לא הולם או מפלה
מה השם שלך?
תיאור
שליחה
תודה על שיתוף הפעולה
מודים לך שלקחת חלק בשיפור התוכן שלנו :)
 

חברת השמה / כח אדם

1 ימים
גב מערכות
מיקום המשרה: חולון
בחינה בתהליך הייצור של יחידות משולבות חומרה / תוכנה
בחינה ויזואלית וחשמלית למערכות מורכבות (SRU/LRU) ומשדרי RF
בחינת תיעוד (ESS, HASS, ATR)
ניהול דוחות אי התאמה/ טיפול בחריגים
יכולת ביצוע חקרי תקלות  
בחינה של מוצרים ומערכות בתהליך ואישור סופי לקראת אספקות.
דרישות:
טכנאי / הנדסאי אלקטרוניקה - יתרון
יכולת קריאה של מפרטים ושרטוטים (אנגלית/עברית)- חובה
שנתיים ניסיון בתחום ביקורת איכות יתרון משמעותי
בעל ניסיון ב RF יתרון משמעותי
הסמכה לתקנים IPC 610/620 יתרון
הכרות עם תקני איכות ISO9001, AS9100 יתרון
הכרת תהליכי SMT יתרון המשרה מיועדת לנשים ולגברים כאחד.
 
עוד...
הגשת מועמדות
עדכון קורות החיים לפני שליחה
116220
שירות זה פתוח ללקוחות VIP בלבד
דיווח על תוכן לא הולם או מפלה
מה השם שלך?
תיאור
שליחה
תודה על שיתוף הפעולה
מודים לך שלקחת חלק בשיפור התוכן שלנו :)
1 ימים
Ready
Job Type: Full Time and Hybrid work
We are looking for a skilled and motivated Verification engineer to join our team! 

What you will do:
- Define and implement verification strategies in collaboration with cross-functional teams.
- Develop and maintain a UVM-based environment.
- Write testbenches and verification components using SystemVerilog
- Use scripting languages (e.g., Python, PERL ).
Requirements:
Requirements:
- BSc or MSc in Electrical Engineering, Computer Engineering, or a related field from a well-established university.
- 5+ years of experience in ASIC design or verification.
- Strong experience with SystemVerilog and familiarity with UVM methodology.
- Effective communication skills and a collaborative mindset.
.המשרה מיועדת לנשים ולגברים כאחד
 
Show more...
הגשת מועמדות
עדכון קורות החיים לפני שליחה
114314
שירות זה פתוח ללקוחות VIP בלבד
דיווח על תוכן לא הולם או מפלה
מה השם שלך?
תיאור
שליחה
תודה על שיתוף הפעולה
מודים לך שלקחת חלק בשיפור התוכן שלנו :)
1 ימים
Google Israel
Location: Haifa and Tel Aviv-Yafo
Job Type: Full Time
Be part of a team that pushes boundaries, developing custom silicon solutions that power the future of Google's direct-to-consumer products. You'll contribute to the innovation behind products loved by millions worldwide. Your expertise will shape the next generation of hardware experiences, delivering unparalleled performance, efficiency, and integration.
In this role, you will use your ASIC design experience to be part of a team that develops the ASIC SoC from POR to Production. Creating SoC Level micro architecture definitions, RTL coding and all RTL quality checks.
You will also have the opportunity to contribute to Design flow and Methodologies.

You will collaborate with members of architecture, software, verification, power, timing, synthesis dft etc. You will face technical tests and develop/define design options for performance, power and area.
The ML, Systems, & Cloud AI (MSCA) organization at Google designs, implements, and manages the hardware, software, machine learning, and systems infrastructure for all Google services (Search, YouTube, etc.) and Google Cloud. Our end users are Googlers, Cloud customers and the billions of people who use Google services around the world.

We prioritize security, efficiency, and reliability across everything we do - from developing our latest TPUs to running a global network, while driving towards shaping the future of hyperscale computing. Our global impact spans software and hardware, including Google Clouds Vertex AI, the leading AI platform for bringing Gemini models to enterprise customers.

Responsibilities
Define the SoC/Block level design document such as interface protocol, block diagram, transaction flow, pipeline etc.
Perform Register-Transfer Level (RTL) development (e.g., coding and debug in Verilog, System Verilog), function/performance simulation debug and Lint/Cyber Defense Center/Formal Verification/Unified Power Format checks.
Participate in synthesis, timing/power closure, and Application-Specific Integrated Circuit (ASIC) silicon bring-up.
Participate in test plan and coverage analysis of the block and SOC-level verification.
Participate in architecture feedback.
Requirements:
Minimum qualifications:
Bachelor's degree in Electrical Engineering, Computer Engineering, Computer Science, or a related field, or equivalent practical experience.
8 years of experience with digital logic design principles, RTL design concepts, and languages such as Verilog or SystemVerilog.
Experience in logic design.
Experience with logic synthesis techniques to optimize RTL code, performance and power as well as low-power design techniques.
Experience with design sign off and quality tools (e.g., Lint, CDC, etc.).
Experience with SOC architecture.

Preferred qualifications:
Master's degree or PhD in Computer Science or a related technical field.
Knowledge of assertion-based formal verification.
Knowledge in one of these areas: PCIe, UCIe, DDR, AXI, ARM processors family.
Knowledge of high performance and low power design techniques.
Excellent problem solving and debugging skills.
.המשרה מיועדת לנשים ולגברים כאחד
 
Show more...
הגשת מועמדות
עדכון קורות החיים לפני שליחה
116328
שירות זה פתוח ללקוחות VIP בלבד
דיווח על תוכן לא הולם או מפלה
מה השם שלך?
תיאור
שליחה
תודה על שיתוף הפעולה
מודים לך שלקחת חלק בשיפור התוכן שלנו :)
 

חברת השמה / כח אדם

1 ימים
Location: More than one
Job Type: Full Time and Hybrid work
Design and development of advanced Power Supply systems and Power Stages (drivers, converters, amplifiers) for Motion Control applications.
Development of high low voltage circuits with a strong emphasis on power electronics and analog design.
Deep involvement in analog circuitry design, simulation, testing, and optimization for high reliability and efficiency.
Use advanced simulation and analysis tools to shorten the development cycle
Participate in the architecture design of future power solutions and motion control requirements.
Own safety, certification, and compliance processes for analog and power boards
Support existing power designs, implement changes and improvements, perform reliability enhancements, and validate new designs
Primary Duties and Responsibilities
Requirements:
B.Sc. in Electrical Engineering (or equivalent)
Proven experience in Power Electronics design - including Power Supplies, Converters, Drivers, and Power Stages
Strong expertise in Analog Circuit Design and in-depth understanding of electronic systems
Excellent knowledge of CAD and simulation tools (SPICE, MATLAB, etc.)
Experience with motion and control systems advantage
Personal skills:
Excellent analytical and problem-solving abilities
Strong interpersonal skills, team player in a multi-disciplinary environment
Innovative, creative, and able to think deeply on complex engineering challenges
Fluent in English, both written and spoken
.המשרה מיועדת לנשים ולגברים כאחד
 
Show more...
הגשת מועמדות
עדכון קורות החיים לפני שליחה
117220
שירות זה פתוח ללקוחות VIP בלבד
דיווח על תוכן לא הולם או מפלה
מה השם שלך?
תיאור
שליחה
תודה על שיתוף הפעולה
מודים לך שלקחת חלק בשיפור התוכן שלנו :)
1 ימים
Google Israel
Location: Haifa and Tel Aviv-Yafo
Job Type: Full Time
Be part of a team that pushes boundaries, developing custom silicon solutions that power the future of Google's direct-to-consumer products. You'll contribute to the innovation behind products loved by millions worldwide. Your expertise will shape the next generation of hardware experiences, delivering unparalleled performance, efficiency, and integration.
As part of our server chip design team, you will use our Application Specific Integrated Circuit (ASIC) design experience to be part of a team that develops the ASIC SoC and SoC IPs from Power-On-Reset (POR) to Production. You will create SoC Level microarchitecture definitions, Register-Transfer Level (RTL) coding and all RTL quality checks. You will also have the opportunity to contribute to Design flow and Methodologies.

In this role, you will collaborate with members of architecture, software, verification, power, timing, synthesis design for testability (dft) etc. You will face technical issues and develop/define design options for performance, power and area.

The ML, Systems, and Cloud AI (MSCA) organization at Google designs, implements, and manages the hardware, software, machine learning, and systems infrastructure for all Google services (Search, YouTube, etc.) and Google Cloud. Our end users are Googlers, Cloud customers and the billions of people who use Google services around the world.

We prioritize security, efficiency, and reliability across everything we do - from developing our latest TPUs to running a global network, while driving towards shaping the future of hyperscale computing. Our global impact spans software and hardware, including Google Clouds Vertex AI, the leading AI platform for bringing Gemini models to enterprise customers.

Responsibilities
Define the SoC/Block microarchitecture level design document such as interface protocol, block diagram, transaction flow, pipeline etc.
Perform RTL development (e.g., coding and debug in Verilog, SystemVerilog).
Perform simulation debug and Lint/CDC/FV/UPF checks.
Engage in synthesis, timing/power closure, and ASIC silicon bring-up.
Contribute to verification test plan and coverage analysis of block and SOC-level.
Requirements:
Minimum qualifications:
Bachelor's degree in Electrical Engineering, Computer Engineering, Computer Science, or a related field, or equivalent practical experience.
4 years of experience with digital logic design principles, Register-Transfer Level (RTL) design concepts, and languages such as Verilog or System Verilog.
Experience with microarchitecture and specifications.
Experience with logic synthesis techniques to optimize Register-Transfer Level (RTL) code, performance and power as well as low-power design techniques.
Experience in logic design and debug with Design Verification (DV).

Preferred qualifications:
Experience with design sign off and quality tools (e.g., Lint, CDC, VCLP etc.).
Experience with a scripting language like Python or Perl.
Knowledge in one of these areas: PCIe, UCIe, DDR, AXI, ARM processors family.
Knowledge of SOC architecture and assertion-based formal verification.
Knowledge of high performance and low power design techniques.
.המשרה מיועדת לנשים ולגברים כאחד
 
Show more...
הגשת מועמדות
עדכון קורות החיים לפני שליחה
116330
שירות זה פתוח ללקוחות VIP בלבד
דיווח על תוכן לא הולם או מפלה
מה השם שלך?
תיאור
שליחה
תודה על שיתוף הפעולה
מודים לך שלקחת חלק בשיפור התוכן שלנו :)
1 ימים
Google Israel
Location: Haifa and Tel Aviv-Yafo
Job Type: Full Time
Be part of a team that pushes boundaries, developing custom silicon solutions that power the future of Google's direct-to-consumer products. You'll contribute to the innovation behind products loved by millions worldwide. Your expertise will shape the next generation of hardware experiences, delivering unparalleled performance, efficiency, and integration.

Google System Infrastructure builds the cloud for Google services and for Google Cloud customers, by solving business test of performance, cost, and scale, utilizing hardware, software, and system solutions.The ML, Systems, & Cloud AI (MSCA) organization at Google designs, implements, and manages the hardware, software, machine learning, and systems infrastructure for all Google services (Search, YouTube, etc.) and Google Cloud. Our end users are Googlers, Cloud customers and the billions of people who use Google services around the world.

We prioritize security, efficiency, and reliability across everything we do - from developing our latest TPUs to running a global network, while driving towards shaping the future of hyperscale computing. Our global impact spans software and hardware, including Google Clouds Vertex AI, the leading AI platform for bringing Gemini models to enterprise customers.
Responsibilities
Plan the verification strategy, identify the platform to validate reasoning components.
Define the test plan and strategy with stakeholders, including sign-off and exit criteria.
Plan and execute the verification of Internet Protocols (IPs) using dynamic verification and formal verification.
Requirements:
Minimum qualifications:
Bachelor's degree in Electrical Engineering, Computer Science, or equivalent practical experience.
10 years of experience in managing Design Verification (DV) team.
Experience with verifying units using formal and design verification methodologies.
Experience in verification methodologies, tools, and techniques.
Experience in leading technical teams and building cross-functional relationships.

Preferred qualifications:
Master's degree or PhD in Electrical Engineering or Computer Science.
Experience in working with one or more formal verification tools (e.g., JasperGold, VC Formal, Questa Formal, 360-DV).
Experience with verification techniques, and full verification life-cycle.
Experience in leading teams and delivering projects.
Excellent communication skills, with the ability to present technical concepts to audiences.
.המשרה מיועדת לנשים ולגברים כאחד
 
Show more...
הגשת מועמדות
עדכון קורות החיים לפני שליחה
116362
שירות זה פתוח ללקוחות VIP בלבד
דיווח על תוכן לא הולם או מפלה
מה השם שלך?
תיאור
שליחה
תודה על שיתוף הפעולה
מודים לך שלקחת חלק בשיפור התוכן שלנו :)
1 ימים
Google Israel
Location: Haifa and Tel Aviv-Yafo
Job Type: Full Time
Be part of a team that pushes boundaries, developing custom silicon solutions that power the future of Google's direct-to-consumer products. You'll contribute to the innovation behind products loved by millions worldwide. Your expertise will shape the next generation of hardware experiences, delivering unparalleled performance, efficiency, and integration.The ML, Systems, & Cloud AI (MSCA) organization at Google designs, implements, and manages the hardware, software, machine learning, and systems infrastructure for all Google services (Search, YouTube, etc.) and Google Cloud. Our end users are Googlers, Cloud customers and the billions of people who use Google services around the world.

We prioritize security, efficiency, and reliability across everything we do - from developing our latest TPUs to running a global network, while driving towards shaping the future of hyperscale computing. Our global impact spans software and hardware, including Google Clouds Vertex AI, the leading AI platform for bringing Gemini models to enterprise customers.
Responsibilities
Develop and execute comprehensive validation plans for Google's custom silicon, covering functional, performance, power, and reliability aspects.
Design and build scalable validation test infrastructure, including hardware setups, software frameworks, and automation tools on Emulation or FPGA platforms.
Lead the debugging and resolution of silicon issues, collaborating with cross-functional teams such as design, architecture, software, and firmware.
Analyze validation data to identify trends, root causes, and opportunities for improvement in silicon quality and reliability.
Build and mentor a high-performing team of silicon validation engineers, fostering a culture of collaboration, innovation, and technical excellence.
Requirements:
Minimum qualifications:
Bachelor's degree in Electrical Engineering, Computer Engineering, Computer Science, or equivalent practical experience.
5 years of experience in silicon validation or a related field
Experience in leading technical teams and build cross-functional relationships.
Experience in silicon validation methodologies, tools, and techniques, including hardware setups, and automation tools on Emulation or FPGA platforms.

Preferred qualifications:
Experience with Field-Programmable Gate Array (FPGA) prototyping, Hardware Emulation (e.g., ZeBu Server, Palladium, Veloce), or simulation platforms.
Experience with hardware description languages (e.g., Verilog, VHDL) and hardware verification methodologies (e.g., UVM, SystemVerilog).
Knowledge of cloud computing technologies and architectures, including data centers, networking, and storage.
Excellent communication skills, with the ability to convey technical concepts to audiences.
.המשרה מיועדת לנשים ולגברים כאחד
 
Show more...
הגשת מועמדות
עדכון קורות החיים לפני שליחה
116357
שירות זה פתוח ללקוחות VIP בלבד
דיווח על תוכן לא הולם או מפלה
מה השם שלך?
תיאור
שליחה
תודה על שיתוף הפעולה
מודים לך שלקחת חלק בשיפור התוכן שלנו :)
 

חברת השמה / כח אדם

1 ימים
Secretary
A dynamic and fast-paced startup at the forefront of innovation in advanced sensing systems, data and AI is looking for a hands-on Validation Lead.
The offices are in Tel-Aviv (Azrieli area).

Key Responsibilities:
Lead, mentor, and grow a high-performing team of system validation
Lead system -level validation of advanced sensors based on product specifications.
Design and execute black-box testing strategies covering functional, environmental, and performance.
Build and automate validation platforms and data infrastructure, including tools for bug reporting and tracking
Interface with all disciplines across the company (software, hardware, AI, systems) to align validation plans with engineering and product requirements.
Support data collection for AI development and ensure high-quality datasets for training and testing.
Requirements:
Bsc. in Science Physics/ Electronics/ Electro-optics
5+ years of experience in system -level validation, preferably of electro-optical or complex electrical systems.
Hands-on experience with both manual and automated validation workflows.
Strong understanding of hardware/software interfaces and system integration points.
Demonstrated ability to create validation platforms and automation tools using Python or other scripting languages.
Experience building bug tracking pipelines and driving cross-team validation feedback loops.
Familiarity with electro-optical systems, sensor technologies, or Embedded hardware/software is highly desirable.
Prior experience in a team leadership or technical management role is a plus.
Proactive, execution-oriented mindset with the ability to work autonomously and collaboratively.
.המשרה מיועדת לנשים ולגברים כאחד
 
Show more...
הגשת מועמדות
עדכון קורות החיים לפני שליחה
117204
שירות זה פתוח ללקוחות VIP בלבד
דיווח על תוכן לא הולם או מפלה
מה השם שלך?
תיאור
שליחה
תודה על שיתוף הפעולה
מודים לך שלקחת חלק בשיפור התוכן שלנו :)
1 ימים
Google Israel
Location: Haifa and Tel Aviv-Yafo
Job Type: Full Time
Be part of a team that pushes boundaries, developing custom silicon solutions that power the future of Google's direct-to-consumer products. You'll contribute to the innovation behind products loved by millions worldwide. Your expertise will shape the next generation of hardware experiences, delivering unparalleled performance, efficiency, and integration.
As an Executive CPU Design Verification Engineer, you will be a part of Research and Development team to verify digital designs, develop constrained-randomn test environments and drive system testing to closure. You will collaborate with design and verification teams, manage the verification life-cycle and uncover bugs through rigorous corner-case testing.

The ML, Systems, & Cloud AI (MSCA) organization at Google designs, implements, and manages the hardware, software, machine learning, and systems infrastructure for all Google services (Search, YouTube, etc.) and Google Cloud. Our end users are Googlers, Cloud customers and the billions of people who use Google services around the world.

We prioritize security, efficiency, and reliability across everything we do - from developing our latest TPUs to running a global network, while driving towards shaping the future of hyperscale computing. Our global impact spans software and hardware, including Google Clouds Vertex AI, the leading AI platform for bringing Gemini models to enterprise customers.

Responsibilities
Plan and execute the verification of digital design blocks by understanding specifications and working with design engineers to define key verification scenarios.
Develop and refine random verification environments using SystemVerilog/UVM or Specman to ensure effective test coverage.
Define and implement various coverage measures to capture stimulus and corner-case scenarios.
Collaborate with design engineers to debug tests and ensure functional correctness of design blocks.
Drive coverage analysis to identify verification gaps and demonstrate progress towards tape-out.
Requirements:
Minimum qualifications:
Bachelor's degree in Electrical Engineering or equivalent practical experience.
8 years of experience verifying digital logic at Register-Transfer Level (RTL) using SystemVerilog or Specman/E for Field Programmable Gate Arrays (FPGAs) or Application-specific integrated circuit (ASICs).
Experience with Central Processing Unit (CPU) implementation, assembly language, or compute System on a Chip (SOC).
Experience verifying digital systems using standard IP components/interconnects (microprocessor cores, hierarchical memory subsystems).
Experience creating and using verification components and environments in standard verification methodology.

Preferred qualifications:
Masters degree in Electrical Engineering or Computer Science.
Experience with UVM, SystemVerilog, or other scripting languages (e.g., Python, Perl, Shell, Bash, etc.).
.המשרה מיועדת לנשים ולגברים כאחד
 
Show more...
הגשת מועמדות
עדכון קורות החיים לפני שליחה
116340
שירות זה פתוח ללקוחות VIP בלבד
דיווח על תוכן לא הולם או מפלה
מה השם שלך?
תיאור
שליחה
תודה על שיתוף הפעולה
מודים לך שלקחת חלק בשיפור התוכן שלנו :)
1 ימים
Google Israel
Location: Haifa and Tel Aviv-Yafo
Job Type: Full Time
Be part of a team that pushes boundaries, developing custom silicon solutions that power the future of Google's direct-to-consumer products. You'll contribute to the innovation behind products loved by millions worldwide. Your expertise will shape the next generation of hardware experiences, delivering unparalleled performance, efficiency, and integration.
As a CPU Design Verification Engineer, you will work as part of a Research and Development team building verification components, constrained-random testing, system testing, and verification closure. As part of our server chip design team, you will verify complex digital designs. You will collaborate with design and verification engineers in active projects and perform verification. You will be responsible for the full lifecycle of verification which can range from verification planning, test execution, or collecting and closing coverage.

Behind everything our users see online is the architecture built by the Technical Infrastructure team to keep it running. From developing and maintaining our data centers to building the next generation of Google platforms, we make Google's product portfolio possible. We're proud to be our engineers' engineers and love voiding warranties by taking things apart so we can rebuild them. We keep our networks up and running, ensuring our users have the best and fastest experience possible.

Responsibilities
Plan the verification of digital design blocks by fully understanding the design specification and interacting with design engineers to identify important verification scenarios.
Create and enhance constrained-random verification environments using SystemVerilog or formally verify designs with SystemVerilog Assertions (SVA) and industry leading formal tools.
Identify and write all types of coverage measures for stimulus and corner-cases.
Debug tests with design engineers to deliver functionally correct design blocks.
Apply close coverage measures to identify verification holes and to show progress towards tape-out.
Requirements:
Minimum qualifications:
Bachelor's degree in Electrical Engineering, Computer Engineering, Computer Science, or a related field, or equivalent practical experience.
Experience creating and using verification components and environments in standard verification methodology.
Experience verifying digital logic at Register Transfer Level (RTL) level using SystemVerilog or Specman/E for Field Programmable Gate Arrays or ASICs.

Preferred qualifications:
Masters degree in Electrical Engineering or Computer Science.
Experience with Universal Verification Methodology (UVM), SystemVerilog, or other scripting languages (e.g., Python, Perl, Shell, Bash, etc.).
Experience with CPU implementation, assembly language, or compute SOCs.
.המשרה מיועדת לנשים ולגברים כאחד
 
Show more...
הגשת מועמדות
עדכון קורות החיים לפני שליחה
116341
שירות זה פתוח ללקוחות VIP בלבד
משרות שנמחקו